|
您閱讀的評審報告自于凡億PCB QA評審組(www.fany-online.com) ( p8 O, v7 ?$ }) K* ~" b. I# j6 N; n% w& B; G
------------------------------------------------------------------------------------$ ~# o+ p+ F/ E3 x% h- [
: L& E% O. d" }5 B使用前請您先閱讀以下條款:: k' C$ T5 ~7 k1 Z; a5 W6 C7 G9 s
' a2 {$ ]" s4 g9 E0 A1.評審PCB全程保密不外發(fā),評審之后會進行文件刪除,介意者不要發(fā)送文檔!, D( i* |- o5 P/ G( \0 `% [
8 Y4 D0 d0 H9 y8 b5 a- J2 Q2.評審報告只是局部截圖并添加文字說明,如需更詳細的請內(nèi)容請聯(lián)系我們評審人員
) @ S" _8 B5 Z! Q! I3.評審意見僅供參考意見,由此造成的任何相關損失網(wǎng)站概不負責# A* M) Z6 g3 M3 u) I4 v3 E' ?1 Q7 C2 s, _6 F8 [" Q- b/ x1 W# \- {
------------------------------------------------------------------------------------6 v E, A7 q6 ]: v* E
一.布局問題:
6 h! D, m8 A. i9 p4 y* @: X1.【問題分析】:通過絲印不難看出,器件挨的太近,這樣不利于器件的焊接。( }5 C# e! |8 Y0 M
【問題改善建議】:板子整體的空間是比較大的,可以將器件的間距拉開些。
* c) t1 L1 M6 L1 P0 L: m
- Y1 z( @4 Q/ x) m( U2.【問題分析】:濾波電容的擺放存在問題,有的離管腳太遠或者沒在管腳邊;這樣不能很好的起到濾波作用。; D* s. f6 _1 [$ U
【問題改善建議】:濾波電容靠近對應的管腳擺放,對于CPU上的多個管腳,盡量保證,一個管腳一個對應的濾波電容。$ s$ j" V6 @$ K
3 k! S) G& `( n1 G( D
二.布線問題:: k6 t/ ^. X; n" @; U8 W
1.【問題分析】:差分USART的走線存在問題,單根換層走線,這樣會影響差分的信號。
' }3 j8 Z2 R9 k: ~- ^/ j【問題改善建議】:差分走線同組同層,換層的話,兩根一起換層走線。
& x: O" p7 E; @6 g4 z
6 F \" m' l1 m! D' W$ D2.【問題分析】:時鐘線能一次拉直的情況下,板中卻轉了個彎。
h& b9 X" z: K0 e3 s【問題改善建議】:信號線能拉直就拉直,多轉彎容易產(chǎn)生不良反射影響信號。且時鐘線建議包地處理;不包地就保證他和其他信號線之間有足夠的間距。; V# W* ]" l. ?
/ x3 w5 `8 ~8 B! b. _ d$ F
3.【問題分析】:板中類似此種的尖角銅和孤島銅沒有割掉。尖角銅皮會對信號產(chǎn)生折射,孤島銅皮在生產(chǎn)時容易掉落或翹起,對板子造成不良影響。9 X( T. n& D$ @8 k- r _. I" p
【問題改善建議】:建議細致檢查下銅皮,放置cutout對孤島銅和尖角銅進行割掉處理。- S4 ^) G# a5 }2 T5 X
' u6 F' e6 z, i( ^. e( [
4.【問題分析】:PCB中的過孔感覺打的比較亂,板子密度不大的情況無影響,但對于密度大的板子來說,雜亂的打孔會嚴重的影響后期的扇孔布線。2 H3 Z/ [3 l% X1 B, k. Z2 }* f
【問題改善建議】:建議打孔走線時多使用等間距及對齊命令,養(yǎng)成好習慣。) }5 r8 j6 [2 \. U1 t' [+ h
# ~# G$ `( T2 k Y+ g
h" a) s2 U8 w& J
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|