電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 1597|回復(fù): 1
收起左側(cè)

[作業(yè)已審核] PADS-Lvv-第四次作業(yè)-一片SDRAM

[復(fù)制鏈接]

11

主題

35

帖子

311

積分

一級(jí)會(huì)員

Rank: 1

積分
311
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-10-29 17:37:12 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
SDRAM的引腳:
CLK:時(shí)鐘
CKE:時(shí)鐘使能
CS:片選
WE:讀寫
RAS:列選
CAS:行選
DQM:數(shù)據(jù)掩碼
BA0,BA1:BANK選擇
A0-A11:地址
DQ0-DQ15:數(shù)據(jù)輸出
VDDQ,VDD:電源
VSSQ,VSS:地
布局注意事項(xiàng):
1.點(diǎn)對(duì)點(diǎn)對(duì)稱布局,SDRAM靠近BGA,中間有排阻800-1000mil;中間無排阻400-800mil。
2.濾波電容靠近芯片引腳擺放。
布線要求:
1.數(shù)據(jù)線每9根走在同一層(D0-D7,LDQM;D8-D15,HDQM).
2.信號(hào)線間距滿足3w,數(shù)據(jù)線,時(shí)鐘線,地址線之間保持15mil以上。最好加地線隔離,寬度15-30mil。
3.數(shù)據(jù)線高八位,低八位約束50mil,地址時(shí)鐘約束100mil。

SDRAM.pcb

405.23 KB, 下載次數(shù): 3, 下載積分: 聯(lián)盟幣 -5

沙發(fā)
發(fā)表于 2020-11-2 10:49:29 | 只看該作者
1、過孔建議對(duì)齊打孔

別的沒什么問題。注意等長的誤差就可以,做的很不錯(cuò)  繼續(xù)加油

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表