MS9280描述 MS9280是一個單通道10位的高數(shù)模數(shù)轉(zhuǎn)換器,采樣率50MSPS可以滿足高精度的設備中應用,內(nèi)部集成了采樣保持放大器和電源基準源。 MS9280 使用多級差分流水線架構(gòu)保證了 50MSPS 數(shù)據(jù)轉(zhuǎn)換數(shù)率下全溫度范圍內(nèi)無失碼。 MS9280 的輸入適合圖像視頻和通信系統(tǒng)應用;用戶可以根據(jù)實際需要選擇單端輸入或者差分輸入,也可根據(jù)需要選擇輸入范圍和消除失調(diào)。 MS9280 內(nèi)部集成的采樣保持放大器,既適合復用系統(tǒng)又適合開關全波電壓范圍的連續(xù)信道,采樣單信道輸入頻率可以超過奈奎斯特頻率。交流耦合輸入可以借助內(nèi)部的鉗位電路移位到一定的固定電平,動態(tài)性能非常完好。 MS9280 內(nèi)部集成了可編程基準源。根據(jù)系統(tǒng)需要也可以選擇外部高精度基準滿足系統(tǒng)精度的要求。單時鐘輸入控制內(nèi)部的轉(zhuǎn)換周期;數(shù)字輸出二進制的數(shù)據(jù)信息。超出量化范圍檢測位信息表征了輸入信號超過了最小和最大量化范圍的信息。 MS9280 可工作在 2.7V~5.5V 單電源范圍,適合高速低功耗的應用范圍。 MS9280 適合工業(yè)溫度范圍(-40℃~+85℃). 特點 10 bit 50 MSPS 流水線 ADC 低功耗:90mV(3V 電源下) 寬工作范圍:+2.7~+5.5V 高線性度:DNL:0.2LSB 低功耗模式控制 三態(tài)門輸出 量化范圍檢測 內(nèi)建鉗位功能 高精度可編程基準電源 中頻亞采樣高達 135MHZ 完美替代AD9280 MS9280 pin=pin AD9280 管腳圖 / W: B# f7 `. K3 U: k: g
1 r/ `8 \9 W- G* }" n2 r9 ^' z, u6 h9 Z- F. A
3 Y- n* d+ ?! ~9 e
: H2 i d! K" ~! M' @6 A/ s; U {" H0 k! c+ J. Z; l
應用說明 工作原理 MS9280 利用多級流水線架構(gòu)實現(xiàn)了低功耗高速數(shù)據(jù)轉(zhuǎn)換;將整個的轉(zhuǎn)換精度分成低精度的單階子轉(zhuǎn)換器,各階轉(zhuǎn)換的結(jié)果在時序控制下通過內(nèi)部數(shù)字校準電路實現(xiàn)了高精度的數(shù)據(jù)轉(zhuǎn)換。 工作模式 MS9280 適合多領域的圖像視頻、通信和儀表應用包括兼容 AD876-8 系列,可根據(jù)具體系統(tǒng)需要選擇合適的工作模式進行性能優(yōu)化。為實現(xiàn)系統(tǒng)的靈活性,內(nèi)部開關可編程實現(xiàn)了不同的工作模式,內(nèi)部的三個模塊電壓基準,電壓緩沖、模擬輸入可在不同開關模式下實現(xiàn)不同的選擇,具體的實現(xiàn)形式和工作模式見表 模式說明圖 ! f# j# F, o! w% o
$ }0 p h) {% Z& J
; M3 `& ?3 [2 r: ?! Y
' ^5 M2 @- a$ j* v5 \& }% f3 m" P |8 r! e# X
/ J3 B6 y3 C. TAD876-8 工作模式 MS9280 可以通過引腳配置替代 AD876-8 系列;從而降低原來使用 AD876-8的系統(tǒng)的功耗。圖 30 說明了 MS9280 替代 AD876-8 的引腳配置。通過 REFSENSE接地,MODE 引腳懸空,CLAMP 引腳接地,使用外部基準模式就可以替代原來的AD876-8 6 n4 n1 w4 `) T2 M
) v9 w7 @& ~& u8 Z6 j4 ^8 n7 F( z* ~/ e
" I, X2 W: y1 @5 F. v/ _4 k- f時鐘輸入 MS9280 時鐘輸入通過內(nèi)部的反向器緩沖器給電路提供時鐘,內(nèi)部反向器通過 AVDD 引腳供電。這種結(jié)構(gòu)保證了時鐘滿足了+5V 或+3.3V CMOS 邏輯輸入信號,輸入閾值電壓在 AVDD/2。 MS9280 的流水線結(jié)構(gòu)既工作在時鐘的上升沿又工作在下降沿。為了最小話占空比的偏差,推薦采樣高速或先進 CMOS 邏輯時鐘(HC/HCT, AC/ACT)。CMOS邏輯提供了對稱的電壓閾值電平和足夠的上升和下降時間滿足 50 MSPS 的采樣操作。MS9280 設計的最高時鐘頻率位 50MHz,更高的時鐘頻率將要弱化系統(tǒng)的性能指標;選擇更低的時鐘頻率可以提高系統(tǒng)的性能指標。輸出緩沖的功率消耗主要正比于時鐘頻率,更低的時鐘頻率可以降低功耗。
0 K, L) W% s$ Z5 q. w |