|
pcb設計過程中,由于平面的分割,可能會導致信號參考面不連續(xù),對于低速信號,可能沒什么關系,而在高速數(shù)字系統(tǒng)中,高速信號以參考面作返回路徑,即回流路徑,如果參考平面不連續(xù),信號跨分割,就會帶來諸多的問題,如EMI、串擾、阻抗不連續(xù)等問題。這種情況下,需要對分割進行縫補,為信號提供較短的回流通路。常見的處理方式有添加縫補電容和跨線橋接。
; L) \! C% Y9 P 縫補電容(Stiching Capacitor)通常在信號跨分割處擺放一個0402或者0603封裝的瓷片電容,電容的容值在0.01uF或者是0.1 uF,如果空間允許,可以多添加幾個這樣的電容,同時盡量保證信號線在縫補電容200mil范圍內(nèi),距離越小越好;而電容兩端的網(wǎng)絡分別對應信號穿過的參考平面的網(wǎng)絡,見圖一中電容兩端連接的網(wǎng)絡,兩種顏色高亮的兩種不同網(wǎng)絡
5 U' W8 H" t! n) h
& \ j( ~" U9 C6 g' J
* Z/ u' i6 M. x: n+ c" B1 d) C
& l, P' J5 [3 l) A9 z跨線橋接:常見的就是在信號層對跨分割的信號進行“包地處理”,也可能包的是其他網(wǎng)絡的信號線,這個個‘“包地”線盡9 ` X4 D, S) k; A: ~
* n* L6 D7 `4 U- a) Z
" E3 p4 Y l/ j# E0 N6 _/ ~. }
2 H* k0 j+ ]% T E. Z# [# Q4 L! f
/ _8 L7 s# a8 X) {( c
: `5 `/ }4 t8 r: E; k$ ?, g; o4 Z! h5 t* \! O/ l8 j6 F% t2 H
) `4 k% Z! ]$ l3 r% A* I0 ]* u
3 m8 p; v" f0 y) U' f/ J2 ?% s
; N, Y5 H Q5 y# e1 k6 Q) e+ p: C+ }8 H! b# f) G
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|