AD 中關(guān)于繞等長(zhǎng)的方式與方法. 1.為什么要等長(zhǎng),等長(zhǎng)的重要性。 在 PCB 設(shè)計(jì)中,等長(zhǎng)走線(xiàn)主要是針對(duì)一些高速的并行總線(xiàn)來(lái)講的。由于這類(lèi)并行總線(xiàn)往往有多根數(shù)據(jù)信號(hào)基于同一個(gè)時(shí)鐘采樣,每個(gè)時(shí)鐘周期可能要采樣兩次(DDR SDRAM)甚至 4 次,而隨著芯片運(yùn)行頻率的提高,信號(hào)傳輸延遲對(duì)時(shí)序的影響的比重越來(lái)越大,為了保證在數(shù)據(jù)采樣點(diǎn)(時(shí)鐘的上升沿或者下降沿)能正確采集所有信號(hào)的值,就必須對(duì)信號(hào)傳輸?shù)难舆t進(jìn)行控制。等長(zhǎng)走線(xiàn)的目的就是為了盡可能的減少所有相關(guān)信號(hào)在 PCB 上的傳輸延遲的差異。 至于 USB/SATA/PCIE 等串行信號(hào),并沒(méi)有上述并行總線(xiàn)的時(shí)鐘概念,其時(shí)鐘是隱含在串行數(shù)據(jù)中的。數(shù)據(jù)發(fā)送方將時(shí)鐘包含在數(shù)據(jù)中發(fā)出,數(shù)據(jù)接收方通過(guò)接收到的數(shù)據(jù)恢復(fù)出時(shí)鐘信號(hào)。這類(lèi)串行總線(xiàn)沒(méi)有上述并行總線(xiàn)等長(zhǎng)布線(xiàn)的概念。但因?yàn)檫@些串行信號(hào)都采用差分信號(hào),為了保證差分信號(hào)的信號(hào)質(zhì)量,對(duì)差分信號(hào)對(duì)的布線(xiàn)一般會(huì)要求等長(zhǎng)且按總線(xiàn)規(guī)范的要求進(jìn)行阻抗匹配的控制。 2.、繞等長(zhǎng)的命令和技巧
方法一: 第一步:連接好需要繞等長(zhǎng)的線(xiàn)。 第二步:T+R 開(kāi)始繞等長(zhǎng),TAB 鍵調(diào)出等長(zhǎng)屬性設(shè)置框,如下圖:
圖片1.png (242.11 KB, 下載次數(shù): 284)
下載附件
保存到相冊(cè)
2018-11-23 17:44 上傳
第三步:滑動(dòng)走蛇形線(xiàn)即可; 其中“<”和“ >”可以分別調(diào)整蛇形線(xiàn)的上下幅度,數(shù)字鍵 1 減小拐角幅度,數(shù)字鍵 2 增大拐角幅度、數(shù)字鍵 3 減小 Gap 間距、數(shù)字鍵 4 增大 Gap 間距:
圖片2.png (214.79 KB, 下載次數(shù): 350)
下載附件
保存到相冊(cè)
2018-11-23 17:44 上傳
方法二: Shift+A 可以直接在走線(xiàn)模式下饒點(diǎn)對(duì)點(diǎn)等長(zhǎng)。設(shè)置屬性和方法一相同。 3、差分對(duì)等長(zhǎng)
快捷鍵 T+I ,屬性設(shè)置可參考單根等長(zhǎng)屬性設(shè)置。
圖片3.png (302.9 KB, 下載次數(shù): 251)
下載附件
保存到相冊(cè)
2018-11-23 17:44 上傳
【常用模塊的饒等長(zhǎng)技巧】
[size=12.0000pt]1)、遠(yuǎn)端分支型
圖片4.png (603.92 KB, 下載次數(shù): 265)
下載附件
保存到相冊(cè)
2018-11-23 17:44 上傳
為了帖子防沉,請(qǐng)點(diǎn)擊回復(fù)帖子查看更多內(nèi)容游客,如果您要查看本帖隱藏內(nèi)容請(qǐng) 回復(fù)
---------------------------------------------------------------
每天學(xué)習(xí)一個(gè)技巧,日積月累你也是專(zhuān)家!
使用前請(qǐng)您先閱讀以下條款:
1、轉(zhuǎn)載本站提供的資源請(qǐng)勿刪除本說(shuō)明文件。
2、分享技術(shù)文檔源自凡億教育技術(shù)驗(yàn)總結(jié)分享!
3、表述觀(guān)點(diǎn)僅代表我方建議,不對(duì)直接引用造成損失負(fù)責(zé)! -------------------------------------------------------------- 更多技術(shù)干貨文章推送,請(qǐng)關(guān)注 凡億PCB 公眾微信號(hào)!
|