|
華清遠(yuǎn)見(jiàn)關(guān)于嵌入式的培訓(xùn)_賽靈思XPS 8.2推進(jìn)嵌入式處理的開(kāi)發(fā),
新版本的Platform Studio引入了獨(dú)特的處理支持并增強(qiáng)了設(shè)計(jì)的便捷性
作者:Jay Gould
Xilinx嵌入式解決方案市場(chǎng)部高級(jí)產(chǎn)品經(jīng)理
jay.gould@xilinx.com
如果問(wèn)使用Xilinx Platform Studio (XPS)嵌入式工具套件的用戶(hù),他們需要什么功能來(lái)滿(mǎn)足其下一代終極處理設(shè)計(jì)的需要?他們必然會(huì)回答:“性能和先進(jìn)的處理功能! 為了滿(mǎn)足嵌入式環(huán)境的要求,工程師必須設(shè)法從現(xiàn)有大多數(shù)成本經(jīng)濟(jì)的器件中一點(diǎn)點(diǎn)地挖掘出性能,并且,他們?cè)谠O(shè)計(jì)和調(diào)試兩個(gè)方面都需要方便使用的工具。
XPS 8.2版本是普遍使用的嵌入式開(kāi)發(fā)套件(EDK)的一種,賽靈思在其中增加了新型的高度最優(yōu)化的MicroBlaze?軟處理核,支持一體化的 PowerPC浮點(diǎn)單元(FPU),并且增加了對(duì)Virtex-5 LX最新器件的支持。與其純粹利用單個(gè)處理器的時(shí)鐘頻率來(lái)衡量性能提升的程度,嵌入式設(shè)計(jì)工程師不如利用集成了更快速的硬處理核、靈活的軟處理核及附加的協(xié)處理引擎所有優(yōu)勢(shì)的XPS套件,不論它們是FPU、其它IP或用于卸載和分配工作負(fù)載的附加的處理核。此外,新型的XPS增加了大量的增強(qiáng)功能、調(diào)試可視性,并在使用方便性上進(jìn)行了改進(jìn)。
新型器件和處理支持
2006年5月,賽靈思推出了Virtex-5 LX器件,這種FPGA平臺(tái)在65nm的三柵極氧化層架構(gòu)上集成了高級(jí)系統(tǒng)功能,從而能夠完全支持嵌入式處理。與上一代FPGA相比,Virtex-5技術(shù)把半導(dǎo)體器件的性能提高了30%,與此同時(shí),功耗降低了30%以上。靈活的處理IP外設(shè)容許客戶(hù)精確地構(gòu)建需要的定制解決方案,而不必增加額外的器件成本或在昂貴但不需要的器件選擇上造成浪費(fèi)。
為了在高性能Virtex-5 LX器件中最有效地利用嵌入式設(shè)計(jì),賽靈思優(yōu)化了MicroBlaze用于65nm工藝的軟處理核,并且增加了一些特殊的增強(qiáng)功能,以實(shí)現(xiàn)每條指令較少的周期(CPI)。賽靈思的MicroBlaze 5.0處理器配備5級(jí)管線及可選的4或8字高速緩沖存儲(chǔ)器以提升性能。新型的MicroBlaze嵌入式處理器與為初期的實(shí)例編寫(xiě)的代碼后向兼容,所以,客戶(hù)不會(huì)因處理器的退化而遇到麻煩。那些采用Spartan系列FPGA進(jìn)行嵌入式設(shè)計(jì)的工程師們可以繼續(xù)沿用現(xiàn)有的MicroBlaze 4.0核,這個(gè)核已經(jīng)針對(duì)高性能應(yīng)用進(jìn)行了優(yōu)化,而且同時(shí)擁有有最小的占位面積。
實(shí)際上,在基系統(tǒng)生成器(Base System Builder)設(shè)計(jì)向?qū)?nèi),Platform Studio工具套件自動(dòng)地針對(duì)合適的FPGA器件把優(yōu)化的MicroBlaze核進(jìn)行例示。除非客戶(hù)想手工完成這個(gè)過(guò)程(而且你行的話),否則,要讓設(shè)計(jì)向?qū)槟銉?yōu)化核配置以加速設(shè)計(jì)。客戶(hù)不需要僅僅為了利用一個(gè)更快的Virtex-5器件和較高性能的MicroBlaze處理器,就為預(yù)存的設(shè)計(jì)或代碼 “設(shè)置端口”。不論客戶(hù)的設(shè)計(jì)采用的是Virtex或Spartan系列器件,賽靈思都會(huì)為客戶(hù)提供量身定制的優(yōu)化MicroBlaze解決方案。
性能和調(diào)試可視性
此外,使總體嵌入式系統(tǒng)性能最大化的一個(gè)方法是利用協(xié)處理的概念。嵌入式雜志(Embedded)過(guò)去在改進(jìn)整體性能吞吐量方面已經(jīng)出版了許多文章,其中就討論了通過(guò)像增加更多的處理器以卸載主處理器或添加“硬件”指令這樣的方法(軟件算法在FPGA門(mén)架構(gòu)中實(shí)現(xiàn)以快速連接到主處理器)。利用那些包含浸入PowerPC 405處理器核的Virtex-4器件,Platform Studio 8.2版本引入了對(duì)實(shí)現(xiàn)FPU的支持。通過(guò)在并行FPGA架構(gòu)中例示FPU性能,就可以實(shí)現(xiàn)重大的性能改進(jìn)。
隨著客戶(hù)的嵌入式系統(tǒng)變得更為復(fù)雜,調(diào)試工具需要提供更高級(jí)別的可視性。因?yàn)橛布蛙浖M成部分之間的傳統(tǒng)分區(qū)是模糊的,客戶(hù)再也不能僅僅依賴(lài)于硬件工具來(lái)調(diào)試硬件及用軟件工具來(lái)調(diào)試代碼,要利用在器件、處理、協(xié)處理和軟件指令的硬件實(shí)現(xiàn)上的進(jìn)展。
作為引入“平臺(tái)調(diào)試”的第一步,賽靈思已經(jīng)集成了硬件和軟件調(diào)試器,以提供系統(tǒng)級(jí)的觀察并減少硬件和軟件工程師之間的矛盾。一體化的 ChipScope Pro硬件調(diào)試器交叉觸發(fā)GNU軟件調(diào)試器,反之亦然,客戶(hù)現(xiàn)在可以從兩個(gè)方向反復(fù)查找系統(tǒng)上的故障。如果在某一個(gè)硬件地址上或在某一個(gè)硬件事件之后發(fā)現(xiàn)一個(gè)問(wèn)題,那么只需簡(jiǎn)單地交叉觸發(fā)軟件調(diào)試器就能夠看到軟件正在做什么;如果系統(tǒng)在進(jìn)入一些軟件功能“foo”之后死機(jī),那么,交叉觸發(fā)硬件調(diào)試器就可以看到硬件正在干什么。微電子嵌入式工程師, 大連嵌入式公司排名, 嵌入式指令mls, 嵌入式系統(tǒng)設(shè)計(jì)方法, 可定制嵌入式處理器, 嵌入式驅(qū)動(dòng)加載步驟, 單片機(jī)嵌入式自學(xué), 嵌入式平滑輪, 嵌入式web開(kāi)發(fā), 音頻嵌入式系統(tǒng), 嵌入式編輯器有哪些, 通信專(zhuān)業(yè)畢設(shè)嵌入式, 嵌入式函數(shù)和, 牙齒嵌入式好不好, 嵌入式背景怎么設(shè)置, 嵌入式程序代碼手冊(cè), 嵌入式好找工作嗎, 嵌入式待遇高的公司, 無(wú)錫嵌入式工資, 嵌入式軟件的穩(wěn)定性,
在平臺(tái)調(diào)試演變過(guò)程中,第二步就是利用安捷倫和賽靈思公司聯(lián)盟的成果。安捷倫公司提供一種E9524A MicroBlaze追蹤工具集,它通過(guò)安捷倫的Windows Xpbased邏輯分析儀能夠完全分解蹤跡,是一種利用數(shù)據(jù)流跟蹤和重構(gòu)MicroBlaze程序執(zhí)行歷史的易于使用的解決方案(見(jiàn)圖1)。
Xilinx EDK 8.2版提供的MicroBlaze跟蹤核(MTC)在你的設(shè)計(jì)內(nèi)部進(jìn)行例示,為安捷倫的蹤跡工具集提供可視性。你可以捕獲實(shí)時(shí)代碼流,這些代碼流與來(lái)自周?chē)到y(tǒng)的測(cè)量值有關(guān)。通過(guò)打開(kāi)高速緩沖存儲(chǔ)器,強(qiáng)大的觸發(fā)和深度存儲(chǔ)器跟蹤都不受影響,因?yàn)樘綔y(cè)出現(xiàn)在MicroBlaze管線的執(zhí)行狀態(tài)。該系統(tǒng)使硬件和軟件工程師能夠配合工作以盡快地發(fā)現(xiàn)和定位系統(tǒng)中存在的設(shè)計(jì)缺陷。欲了解更多關(guān)于安捷倫產(chǎn)品的信息,請(qǐng)?jiān)L問(wèn)www.agilent.com/find/microblaze。
圖1:安捷倫的MicroBlaze跟蹤工具集。
圖2:賽靈思Platform Studio調(diào)試配置向?qū)А?
生產(chǎn)率和使用方便性的改進(jìn)
除了強(qiáng)大的新的跟蹤調(diào)試性能之外,XPS 8.2版本還包含許多根據(jù)我們的用戶(hù)建議而實(shí)現(xiàn)的增強(qiáng)功能和使用方便性的改進(jìn)。這些改進(jìn)和提高進(jìn)一步實(shí)現(xiàn)了新型IP核、RTOS支持和安裝以及全新的功能和其它生產(chǎn)率的提升。
在XPS工具套件內(nèi)部器件之間的更好集成、鏈接器腳本及數(shù)據(jù)表生成都可以改進(jìn)整體生產(chǎn)率。8.2版本改進(jìn)了IP核的可視性狀況,從而有助于版本的控制;我們還加速了調(diào)用內(nèi)部工具和加載大型設(shè)計(jì)的性能。
新的配置向?qū)Вㄒ?jiàn)圖2)有助于設(shè)置調(diào)試時(shí)間段,并使它們?cè)诤罄m(xù)的時(shí)間段更快并更方便地再現(xiàn)。該版本包括對(duì)PowerPC高速緩沖存儲(chǔ)器突發(fā)模式、硬三模以太網(wǎng) MAC、分散/聚集DMA、及無(wú)數(shù)新的存儲(chǔ)控制器接口的支持。此外,8.2版本是第一個(gè)支持美國(guó)風(fēng)河系統(tǒng)公司(Wind River Systems)的VxWorks 6.3及MontaVista公司的嵌入式Linux 2.6的Platform Studio版本。[!--empirenews.page--]
欲了解完整的8.2版本中的新功能,請(qǐng)?jiān)L問(wèn):www.xilinx.com/cn/edk。
結(jié)論
8.2版本擴(kuò)展了獲獎(jiǎng)的Platform Studio工具套件的基礎(chǔ),增加了用于處理和器件支持的令人振奮的新選項(xiàng)。賽靈思已經(jīng)針對(duì)新的高性能Virtex-5 LX FPGA對(duì)MicroBlaze軟處理核進(jìn)行了優(yōu)化,當(dāng)與現(xiàn)有的Spartan FPGA相結(jié)合時(shí),為客戶(hù)提供了最終的低成本面積最優(yōu)化選擇或高端系統(tǒng)的吞吐量。
對(duì)FPU的支持增強(qiáng)了業(yè)已快速的PowerPC處理解決方案,容許客戶(hù)定制完美的協(xié)處理的平衡。除了加速生產(chǎn)率的無(wú)數(shù)通用XPS增強(qiáng)功能和改進(jìn)之外,8.2版本已經(jīng)讓我們?cè)谄脚_(tái)調(diào)試上進(jìn)入了下一階段。賽靈思的MicroBlaze跟蹤核與安捷倫的跟蹤工具集的聯(lián)合使用,為客戶(hù)的復(fù)雜的嵌入式系統(tǒng)工作帶來(lái)了新的獨(dú)具一格的可視性。
欲了解更多關(guān)于所有賽靈思嵌入式處理解決方案的信息,請(qǐng)?jiān)L問(wèn):www.xilinx.com/cn/processor。 |
|