|
心得:存儲(chǔ)器,用來(lái)存儲(chǔ)數(shù)據(jù)和指令的記憶部件,集成電路中沒(méi)有實(shí)物形式的具有存儲(chǔ)功能的電路也叫存儲(chǔ)器,如RAM、FIFO等,在系統(tǒng)中,像內(nèi)存條、TF卡等實(shí)物形式的存儲(chǔ)設(shè)備也叫存儲(chǔ)器。常見(jiàn)的存儲(chǔ)器包括FLASH、SDRAM、DDR等。課程中的SDRAM 同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器,數(shù)據(jù)的讀寫(xiě)需要時(shí)鐘來(lái)同步。
對(duì)于一片的SDRAM布局PCB,可以采用點(diǎn)對(duì)點(diǎn)的對(duì)稱式布局方式,將SDRAM靠近BGA,中間無(wú)排阻時(shí):600-800mil,中間有排阻時(shí):800-1000mil,濾波電容靠近IC管腳放置。(在完成作業(yè)的過(guò)程中體會(huì)到,這樣的距離應(yīng)該是屬于在保證SDRAM和IC中間一些器件的布局空間前提下,相對(duì)節(jié)省板子空間的距離了)。
布線原則:1.阻抗50歐,
2.數(shù)據(jù)線每9根走在同一層(D0-D7,LDQM;D8-D15,HDQM),
3.信號(hào)線的間距滿足3W原則,數(shù)據(jù)線、地址線、時(shí)鐘線之間的距離保持20mil以上或至少3W(3W原則:線與線之間中心的距離保持3倍線寬,也就是線與線的邊緣保持2倍線寬,這樣可以減少線間的串?dāng)_;自己動(dòng)手做,在滿足3W原則和等長(zhǎng)走線的時(shí)候沒(méi)注意將數(shù)據(jù)線地址線時(shí)鐘線的距離把控好,有一些地方?jīng)]有做到20個(gè)mil,第一次做沒(méi)有全局觀,后續(xù)類(lèi)似的布線中需要注意到這個(gè)問(wèn)題);
4. 包地處理,空間允許的情況下,應(yīng)該在它們走線之間加一根地線進(jìn)行隔離,地線寬度推薦為15-30mil。
SRAM布線等長(zhǎng),等長(zhǎng)是為了滿足一組所有信號(hào)線的總長(zhǎng)度滿足在一個(gè)公差范圍內(nèi),要使用蛇形走線將總長(zhǎng)度較短的信號(hào)線繞到與組內(nèi)最長(zhǎng)的信號(hào)線長(zhǎng)度公差范圍內(nèi)。為什么要做蛇形等長(zhǎng)?1.一般做等長(zhǎng)是為了滿足信號(hào)對(duì)信號(hào)組的等時(shí),即為了滿足此組內(nèi)信號(hào)的時(shí)序需滿足系統(tǒng)的要求。如果信號(hào)長(zhǎng)度相差太大,會(huì)導(dǎo)致其相對(duì)延時(shí)較長(zhǎng),最終導(dǎo)致數(shù)據(jù)傳輸速率不高。2.差分信號(hào)等長(zhǎng)是為了滿足相位,一對(duì)差分信號(hào)相位差180度,如果長(zhǎng)度相差太大了會(huì)導(dǎo)致其相位偏移過(guò)大。
這些布線的原則都是為了解決emc問(wèn)題。
做等長(zhǎng)的時(shí)候需要將數(shù)據(jù)分組,數(shù)據(jù)組的低八位,高八位;地址線,控制線,時(shí)鐘線分別設(shè)為一組。等長(zhǎng)分組設(shè)置在規(guī)則管理器中設(shè)置MATCH GROUP。
等長(zhǎng)的規(guī)則:數(shù)據(jù)組等長(zhǎng)誤差范圍±50mil,地址線,控制線,時(shí)鐘線一起等長(zhǎng),誤差范圍在±100mil就夠了。
再次提醒自己,3W原則,等長(zhǎng)處理的同時(shí),將不同線組的距離也要保持20mil以上。
|
|