電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 3577|回復: 0
收起左側(cè)

通過Tabbed Routing測試結(jié)果研究該設計方法的利弊

[復制鏈接]

197

主題

459

帖子

4080

積分

四級會員

Rank: 4

積分
4080
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-8-20 17:54:45 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最后由 edadoc 于 2020-8-20 18:02 編輯
0 E+ u$ Z/ }  u+ P8 [0 m# C0 q$ U& t  n# I0 I5 Q- x
作者:姜杰(一博科技自媒體高速先生團隊成員)
" ^. n, p8 h& A/ a, C3 w1 w
) _1 [; w7 \+ U% e( g1 [關(guān)注高速先生的layout攻城獅們最近普遍感到焦慮,都在默默祈禱客戶不要看到高速先生最近一期的B站視頻——Tabbed Routing,因為大家都很清楚客戶看到之后的需求。# P( C; n" m( n
/ _9 _6 f3 l, \$ L) ]" h. z1 Y- ^
5 I/ z( s( A8 J' z. q8 F0 f

/ f1 \, e1 D0 r$ j/ I: N為了文章的完整性,我們還是從頭捋一捋。Tabbed routing是指將特定形狀和尺寸的銅皮,按照一定的規(guī)則添加到走線上的一種布線處理方法。該方法是由Intel公司于2015年提出,主要適用于ddr4的數(shù)據(jù)信號走線。$ L; A: k$ q% i& u! H4 e

% _( f2 h: d  o1 X% S5 b5 a' u( V4 y+ E% M7 [" N7 }: K* R
+ _7 @( O. M. P" Y
密集恐懼癥患者可能會問,原本清清爽爽的走線,為什么非要整出一身“雞皮疙瘩”呢?大家都知道,BGA器件或其它管腳密集區(qū)域的布線空間有限,寸土寸金,為了能順利出線,減小線寬并縮小間距是常規(guī)操作,比如常用的neck模式走線,這樣一來,線是拉出來了,阻抗卻被卡了脖子,一路飄高,此外,隨著走線間距的減小,串擾也隨之增加。于是,Tabbed routing應運而生。這種方法的操作略顯復雜,具體可以參考Tabbed Routing視頻介紹:) q# R, z5 @) H2 v% X3 H
3 z2 V' k" H( R
' o! s: v4 i% S; l8 F9 e; w
0 J/ T, k* k* v
Tabbed routing設計可以增加兩根線之間的互容而保持其互感幾乎不變,而增加的容性可以有效降低走線的阻抗,減小表層線的遠端串擾。換言之,Tabbed routing一方面可以改善走線因線寬減小而造成的阻抗不連續(xù),另一方面還能減小表層走線的遠端串擾。% l% a1 K8 X- Z0 \: T7 F  C$ x
  P! T, C5 d# }

2 [7 ~! [! K+ N聽高速先生這么一分析,是否覺得原本犬牙交錯的Tab設計瞬間變得凹凸有致了呢?至于是阻抗控制的福音,還是遠端串擾的克星?Tabbed routing是否有效?不要看廣告,高速先生帶你看測試報告。9 d- H6 |0 b& x5 M  q* O
6 L) `; j# k$ v6 D3 ]7 r3 s$ K

9 _. s+ a% M6 X6 x3 X) p; ], \$ j
7 {8 E+ @* h% W  u6 Z7 r. X+ G7 T
為了研究Tabbed routing對通道性能的影響,高速先生曾專門設計過相關(guān)的測試板,測試結(jié)果也可以從一定程度上說明問題。先來看看帶狀線的情況,DUT(Device Under Test)設計如下,通過比較測試過孔密集區(qū)域的內(nèi)層弧形走線添加Tab前后的參數(shù)差異,來檢驗Tabbed routing的效果。
! P) e1 e! u& ^( O
' a0 D; c/ ^. A, j3 X) Q' J6 H/ k  e0 ]

2 y* Q, I/ k% R& U) D8 V
9 R5 K) m. G, g* v, |

! ?+ _  K  L" e阻抗測試的結(jié)果顯示,Tabbed routing對于neck走線偏高的阻抗有一定的拉低作用,可以改善阻抗的連續(xù)性。
: q" C  [6 m' h9 J
4 j1 @. b4 y" N2 t1 {) B  R4 r% V/ v0 D* X+ P3 t# L

1 b- @4 ?  }4 \) v* x
; d7 B1 ]1 n* S, y2 [: ^
, i  L) t8 X9 i: }9 N# V* ]3 F
再來看看萬能的S參數(shù),添加Tab的通道由于阻抗的優(yōu)化,反射減小,回波損耗整體也有所改善,不過,在我們所關(guān)注的頻段內(nèi),串擾卻沒有明顯的變化。; S- ?( z$ A) E/ ^. \2 R8 o8 N' G, }

7 \. e, t3 b- a1 q1 Q0 Z
$ }8 e  W6 o. q: k9 r1 Q3 c5 S: c4 e+ h9 f! R2 S( s

- R% Y5 I% t: o+ }3 ^7 y

% D! n, J% d& n9 n! b- {2 L仍然是過孔區(qū)域的neck模式走線,繼續(xù)比較表層線Tabbed routing設計與普通走線的區(qū)別。, C+ T2 a" ?, M' V* e, V. `

7 {8 y, s, |3 E! a1 n0 A3 g% P" m1 V$ E  L2 c+ }

( d9 {1 M# x: s- B1 T% f7 t  E# A. K) D" F2 ?2 S

# u" o- ~, h8 x- q) y- n* s7 e/ z從阻抗測試的結(jié)果可以看出,tab對于阻抗連續(xù)性的改善作用依然在線。. y% Q8 N8 S3 l! d! L

8 `  z  u! C' M. D! x4 }5 s3 s! f, P& x9 p3 d# d$ q7 _
# Q6 E% {0 s7 ~& Y: f
( `5 n$ K+ x1 g, V, l* i4 E

5 Z( U# v2 z4 N6 |( w) m3 s相比于添加Tab前后內(nèi)層走線串擾的基本不變,Tabbed routing表層走線遠端串擾的降低肉眼可見。
0 M& |5 i- ?( H5 ?4 a+ Z$ x4 b) \! U! O0 G
2 z3 U+ o% v/ m% X; S" S; F
0 ^# I6 [# K+ ~

  ~4 h- _% }6 ~. B2 N4 Q1 s
/ R  u1 C2 d1 ]- @( b& F
不過凡事有利就有弊,Tabbed routing雖然對于走線的阻抗和串擾有一定的改善,但是由于添加tab后走線的容性增加,導致信號的延時也會隨之增加。這也解釋了為什么對于同一等長組的走線,需要保證tab數(shù)量的一致。9 |9 R- L/ P' @$ l: w3 R# z- p
( i0 a0 t% Z' [# R9 ~  e6 u. H
5 l; F8 j. q* u
0 @/ _1 |5 ^3 c' |3 Q+ s3 B6 l
0 a1 t, q; o5 ~' l
" F; Q- X# ]; d( d1 O! g5 e
需要注意的是,tab加在不同區(qū)域的走線上有著不一樣的效果,加在走線的單側(cè)還是雙側(cè),最后的結(jié)果也不相同。因此,在實際設計中,要根據(jù)具體的層疊,走線等因素來確定tab的尺寸、間距,必要的時候,還要通過仿真確認。
: j5 Z& R0 b' s5 z- r2 W
, ?5 t5 Y  ^. J1 g$ [6 [9 n6 p: G
一博科技專注于高速PCB設計、PCB生產(chǎn)、SMT貼片、物料代購http://www.edadoc.com
回復

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表