|
解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計(jì)等。本文從最基本的PCB布板出發(fā),討論P(yáng)CB分層堆疊在控制EMI輻射中的作用和設(shè)計(jì)技巧。
: R% V* ^# o5 [' ?( ^! h6 q- l* O3 f; k9 \6 _; H8 a1 J; ^$ s
電源匯流排3 I2 ^ e3 W( i) V% w: f
在IC的電源引腳附近合理地安置適當(dāng)容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由于電容呈有限頻率響應(yīng)的特性,這使得電容無法在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。我們應(yīng)該怎么解決這些問題?
' a7 L2 \$ f7 r- j$ m% Y$ `3 V5 W就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進(jìn)而降低共模EMI。: v3 v; n$ v' D9 \8 v H
當(dāng)然,電源層到IC電源引腳的連線必須盡可能短,因?yàn)閿?shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上,這要另外討論。. ]) A8 I& X7 a. A4 s
為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個(gè)電源層必須是一個(gè)設(shè)計(jì)相當(dāng)好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時(shí)間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。
& f8 g$ e1 y* I& t上升時(shí)間為100到300ps的器件并不多,但是按照目前IC的發(fā)展速度,上升時(shí)間在100到300ps范圍的器件將占有很高的比例。對于100到300ps上升時(shí)間的電路,3mil層間距對大多數(shù)應(yīng)用將不再適用。那時(shí),有必要采用層間距小于1mil的分層技術(shù),并用介電常數(shù)很高的材料代替FR4介電材料,F(xiàn)在,陶瓷和加陶塑料可以滿足100到300ps上升時(shí)間電路的設(shè)計(jì)要求。, o$ h, X n. u9 t% }
盡管未來可能會采用新材料和新方法,但對于今天常見的1到3ns上升時(shí)間電路、3到6mil層間距和FR4介電材料,通常足夠處理高端諧波并使瞬態(tài)信號足夠低,就是說,共模EMI可以降得很低。本文給出的PCB分層堆疊設(shè)計(jì)實(shí)例將假定層間距為3到6mil。
7 o$ y0 H# O* C/ {
, F+ g: w8 J+ `3 y, z2 S電磁屏蔽9 ~3 n6 r" Y T
從信號走線來看,好的分層策略應(yīng)該是把所有的信號走線放在一層或若干層,這些層緊挨著電源層或接地層。對于電源,好的分層策略應(yīng)該是電源層與接地層相鄰,且電源層與接地層的距離盡可能小,這就是我們所講的“分層"策略。
& d+ e2 U# y8 V' }" C* G' I: ~7 c5 r5 ^3 X3 f/ k- }" S. l
PCB堆疊- {* m( ]; s0 s6 K/ J; r+ E: D
什么樣的堆疊策略有助于屏蔽和抑制EMI?以下分層堆疊方案假定電源電流在單一層上流動,單電壓或多電壓分布在同一層的不同部份。多電源層的情形稍后討論。! [2 @9 c4 z9 c4 |+ r9 [; W
5 o1 P, _2 j6 O* f. I$ F8 z4層板+ O) N$ c# V2 u- p: x$ l; W
4層板設(shè)計(jì)存在若干潛在問題。首先,傳統(tǒng)的厚度為62mil的四層板,即使信號層在外層,電源和接地層在內(nèi)層,電源層與接地層的間距仍然過大。* t0 c# D8 H5 m( P' e8 y) C
如果成本要求是第一位的,可以考慮以下兩種傳統(tǒng)4層板的替代方案。這兩個(gè)方案都能改善EMI抑制的性能,但只適用于板上元件密度足夠低和元件周圍有足夠面積(放置所要求的電源覆銅層)的場合。/ O5 u# t7 l' |4 b" k0 _
第一種為首選方案,PCB的外層均為地層,中間兩層均為信號/電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低。從EMI控制的角度看,這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。第二種方案的外層走電源和地,中間兩層走信號。該方案相對傳統(tǒng)4層板來說,改進(jìn)要小一些,層間阻抗和傳統(tǒng)的4層板一樣欠佳。
7 E% c3 S3 w( @8 h. j) ]6 v* W$ k7 h如果要控制走線阻抗,上述堆疊方案都要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅島之間應(yīng)盡可能地互連在一起,以確保DC和低頻的連接性。# u, L0 p: B1 T+ w$ D+ v, l
- E7 P4 X: K. ?) B6層板& i7 C, n( P% v
如果4層板上的元件密度比較大,則最好采用6層板。但是,6層板設(shè)計(jì)中某些疊層方案對電磁場的屏蔽作用不夠好,對電源匯流排瞬態(tài)信號的降低作用甚微。下面討論兩個(gè)實(shí)例。
) d! y9 s, l* G6 a4 z. I/ k& ~+ U; c, A第一例將電源和地分別放在第2和第5層,由于電源覆銅阻抗高,對控制共模EMI輻射非常不利。不過,從信號的阻抗控制觀點(diǎn)來看,這一方法卻是非常正確的。4 M* P' x6 {- z% x$ o
第二例將電源和地分別放在第3和第4層,這一設(shè)計(jì)解決了電源覆銅阻抗問題,由于第1層和第6層的電磁屏蔽性能差,差模EMI增加了。如果兩個(gè)外層上的信號線數(shù)量最少,走線長度很短(短于信號最高諧波波長的1/20),則這種設(shè)計(jì)可以解決差模EMI問題。將外層上的無元件和無走線區(qū)域鋪銅填充并將覆銅區(qū)接地(每1/20波長為間隔),則對差模EMI的抑制特別好。如前所述,要將鋪銅區(qū)與內(nèi)部接地層多點(diǎn)相聯(lián)。
- g- s2 X# | L5 B通用高性能6層板設(shè)計(jì)一般將第1和第6層布為地層,第3和第4層走電源和地。由于在電源層和接地層之間是兩層居中的雙微帶信號線層,因而EMI抑制能力是優(yōu)異的。該設(shè)計(jì)的缺點(diǎn)在于走線層只有兩層。前面介紹過,如果外層走線短且在無走線區(qū)域鋪銅,則用傳統(tǒng)的6層板也可以實(shí)現(xiàn)相同的堆疊。
! M. @6 b, ` @/ `7 I另一種6層板布局為信號、地、信號、電源、地、信號,這可實(shí)現(xiàn)高級信號完整性設(shè)計(jì)所需要的環(huán)境。信號層與接地層相鄰,電源層和接地層配對。顯然,不足之處是層的堆疊不平衡。9 j. _2 b/ N$ |8 g& i. O) a5 |
這通常會給加工制造帶來麻煩。解決問題的辦法是將第3層所有的空白區(qū)域填銅,填銅后如果第3層的覆銅密度接近于電源層或接地層,這塊板可以不嚴(yán)格地算作是結(jié)構(gòu)平衡的電路板。填銅區(qū)必須接電源或接地。連接過孔之間的距離仍然是1/20波長,不見得處處都要連接,但理想情況下應(yīng)該連接。
0 K( A) f7 X& b6 w, h3 ^$ A! C n C( e7 q# U8 l9 l* y
10層板$ G( ^, j3 {1 x4 z3 i% e
由于多層板之間的絕緣隔離層非常薄,所以10或12層的電路板層與層之間的阻抗非常低,只要分層和堆疊不出問題,完全可望得到優(yōu)異的信號完整性。要按62mil厚度加工制造12層板,困難比較多,能夠加工12層板的制造商也不多。. @& m+ p# v9 t8 D1 V3 ]
由于信號層和回路層之間總是隔有絕緣層,在10層板設(shè)計(jì)中分配中間6層來走信號線的方案并非最佳。另外,讓信號層與回路層相鄰很重要,即板布局為信號、地、信號、信號、電源、地、信號、信號、地、信號。
# d. {3 C6 z# d" G' Q8 a) r這一設(shè)計(jì)為信號電流及其回路電流提供了良好的通路。恰當(dāng)?shù)牟季策略是,第1層沿X方向走線,第3層沿Y方向走線,第4層沿X方向走線,以此類推。直觀地看走線,第1層1和第3層是一對分層組合,第4層和第7層是一對分層組合,第8層和第10層是最后一對分層組合。當(dāng)需要改變走線方向時(shí),第1層上的信號線應(yīng)藉由”過孔"到第3層以后再改變方向。實(shí)際上,也許并不總能這樣做,但作為設(shè)計(jì)概念還是要盡量遵守。
- F$ m/ T+ }, z" [3 z/ J6 G同樣,當(dāng)信號的走線方向變化時(shí),應(yīng)該藉由過孔從第8層和第10層或從第4層到第7層。這樣布線可確保信號的前向通路和回路之間的耦合最緊。例如,如果信號在第1層上走線,回路在第2層且只在第2層上走線,那么第1層上的信號即使是藉由“過孔”轉(zhuǎn)到了第3層上,其回路仍在第2層,從而保持低電感、大電容的特性以及良好的電磁屏蔽性能。
- l# q. g$ o9 i9 T) l: [如果實(shí)際走線不是這樣,怎么辦?比如第1層上的信號線經(jīng)由過孔到第10層,這時(shí)回路信號只好從第9層尋找接地平面,回路電流要找到最近的接地過孔(如電阻或電容等元件的接地引腳)。如果碰巧附近存在這樣的過孔,則真的走運(yùn)。假如沒有這樣近的過孔可用,電感就會變大,電容要減小,EMI一定會增加。
; {/ p* Z) N. F當(dāng)信號線必須經(jīng)由過孔離開現(xiàn)在的一對布線層到其他布線層時(shí),應(yīng)就近在過孔旁放置接地過孔,這樣可以使回路信號順利返回恰當(dāng)?shù)慕拥貙。對于?層和第7層分層組合,信號回路將從電源層或接地層(即第5層或第6層)返回,因?yàn)殡娫磳雍徒拥貙又g的電容耦合良好,信號容易傳輸。
! N0 `4 w) n, s: X/ i+ M H* Y- r& J+ r. {* {+ G4 J2 }
多電源層的設(shè)計(jì)
1 S6 P ^7 B' O3 c% G* N& g如果同一電壓源的兩個(gè)電源層需要輸出大電流,則電路板應(yīng)布成兩組電源層和接地層。在這種情況下,每對電源層和接地層之間都放置了絕緣層。這樣就得到我們期望的等分電流的兩對阻抗相等的電源匯流排。如果電源層的堆疊造成阻抗不相等,則分流就不均勻,瞬態(tài)電壓將大得多,并且EMI會急劇增加。
S0 @) q* D E9 q% T4 n! J如果電路板上存在多個(gè)數(shù)值不同的電源電壓,則相應(yīng)地需要多個(gè)電源層,要牢記為不同的電源創(chuàng)建各自配對的電源層和接地層。在上述兩種情況下,確定配對電源層和接地層在電路板的位置時(shí),切記制造商對平衡結(jié)構(gòu)的要求。# Y/ c2 C9 b: r. F3 e' S+ Z+ d4 `
4 ]; ]8 Y' o& v ^% ~, o
總結(jié)( c$ g& C3 R% o3 s/ R
鑒于大多數(shù)工程師設(shè)計(jì)的電路板是厚度62mil、不帶盲孔或埋孔的傳統(tǒng)印制電路板,本文關(guān)于電路板分層和堆疊的討論都局限于此。厚度差別太大的電路板,本文推薦的分層方案可能不理想。此外,帶盲孔或埋孔的電路板的加工制程不同,本文的分層方法也不適用。
% V) k$ e1 t! [) G電路板設(shè)計(jì)中厚度、過孔制程和電路板的層數(shù)不是解決問題的關(guān)鍵,優(yōu)良的分層堆疊是保證電源匯流排的旁路和去耦、使電源層或接地層上的瞬態(tài)電壓最小并將信號和電源的電磁場屏蔽起來的關(guān)鍵。理想情況下,信號走線層與其回路接地層之間應(yīng)該有一個(gè)絕緣隔離層,配對的層間距(或一對以上)應(yīng)該越小越好。根據(jù)這些基本概念和原則,才能設(shè)計(jì)出總能達(dá)到設(shè)計(jì)要求的電路板。現(xiàn)在,IC的上升時(shí)間已經(jīng)很短并將更短,本文討論的技術(shù)對解決EMI屏蔽問題是必不可少的。; x' C2 N& T1 l' E
0 A" ^% t. L: W9 a8 o# I/ a, B
|
|