|
pcb設(shè)計(jì)過程中,由于平面的分割,可能會(huì)導(dǎo)致信號(hào)參考面不連續(xù),對于低速信號(hào),可能沒什么關(guān)系,而在高速數(shù)字系統(tǒng)中,高速信號(hào)以參考面作返回路徑,即回流路徑,如果參考平面不連續(xù),信號(hào)跨分割,就會(huì)帶來諸多的問題,如EMI、串?dāng)_、阻抗不連續(xù)等問題。這種情況下,需要對分割進(jìn)行縫補(bǔ),為信號(hào)提供較短的回流通路。常見的處理方式有添加縫補(bǔ)電容和跨線橋接。2 J/ s O F- J
縫補(bǔ)電容(Stiching Capacitor)通常在信號(hào)跨分割處擺放一個(gè)0402或者0603封裝的瓷片電容,電容的容值在0.01uF或者是0.1 uF,如果空間允許,可以多添加幾個(gè)這樣的電容,同時(shí)盡量保證信號(hào)線在縫補(bǔ)電容200mil范圍內(nèi),距離越小越好;而電容兩端的網(wǎng)絡(luò)分別對應(yīng)信號(hào)穿過的參考平面的網(wǎng)絡(luò),見圖一中電容兩端連接的網(wǎng)絡(luò),兩種顏色高亮的兩種不同網(wǎng)絡(luò)
9 J' E, N# A. L' m- a
4 T* ?; Y0 ], o5 [& ]0 Q; A3 w+ x
: }* o; ^* s# J% B. ]8 ?4 G
" `8 l: H2 f0 u: M/ g跨線橋接:常見的就是在信號(hào)層對跨分割的信號(hào)進(jìn)行“包地處理”,也可能包的是其他網(wǎng)絡(luò)的信號(hào)線,這個(gè)個(gè)‘“包地”線盡/ r) A2 |, c5 b( a) R
) S5 V1 z+ a" y$ T- P l; {
) j# X% O. U j) `5 T. V) A- T. W3 k: I. ]* N, Q* ~% o
! E5 u* T+ _& T+ Z7 x
8 c' Y! |, u' F5 a7 j* [) v, `7 w% ^% V6 z) d/ ]! H8 \
8 [" ^5 R& K% n" o7 F4 b* w# j
# u e' h1 B9 b; s$ B* M- F& ?) \& U( f# ]- S
/ I7 }9 ?5 D( n% e5 T
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號(hào)?立即注冊
x
|