電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 4248|回復(fù): 3
收起左側(cè)

高速信號走線九規(guī)則,輕松搞定PCB設(shè)計的EMI!

[復(fù)制鏈接]

26

主題

69

帖子

775

積分

二級會員

Rank: 2

積分
775
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2018-12-10 14:28:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
隨著信號上升沿時間的減小,信號頻率的提高,電子產(chǎn)品的EMI問題,也來越受到電子工程師的重視。 高速pcb設(shè)計的成功,對EMI的貢獻(xiàn)越來越受到重視,幾乎60%的EMI問題可以通過高速PCB來控制解決。中國IC
# v% _! A* I: z  j5 a- B; K規(guī)則一:高速信號走線屏蔽規(guī)則
$ H) ]& Y! N" F2 ~+ q& E! r0 V
8 w0 x( ]! C* S' q' Z( I' D8 @. {4 P
上圖所示:在高速的PCB設(shè)計中,時鐘等關(guān)鍵的高速信號線,走需要進(jìn)行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會造成EMI的泄漏。 建議屏蔽線,每1000mil,打孔接地。
' B% o! x. I. T' p3 G規(guī)則二:高速信號的走線閉環(huán)規(guī)則
8 M% N. q4 @( G1 x& u由于PCB板的密度越來越高,很多PCB layout工程師在走線的過程中,很容易出現(xiàn)這種失誤,如下圖所示' i9 }5 p4 Z- [5 n
" b( I$ _4 ?9 D, g0 b5 q' f" M

  A) J' a% O0 H) H  _時鐘信號等高速信號網(wǎng)絡(luò),在多層的PCB走線的時候產(chǎn)生了閉環(huán)的結(jié)果,這樣的閉環(huán)結(jié)果將產(chǎn)生環(huán)形天線,增加EMI的輻射強度。
7 g$ Q' Q$ _+ x, J: E' t/ E3 l, P規(guī)則三:高速信號的走線開環(huán)規(guī)則
: A# g6 M' w+ w' o! s: A規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,同樣的開環(huán)同樣會造成EMI輻射,如下圖所示:0 E6 e, Y% I7 x7 a

& i; G- T: c4 F; D0 r( }. E& H* P  K, F: y/ H4 {% |
時鐘信號等高速信號網(wǎng)絡(luò),在多層的PCB走線的時候產(chǎn)生了開環(huán)的結(jié)果,這樣的開環(huán)結(jié)果將產(chǎn)生線形天線,增加EMI的輻射強度。在設(shè)計中我們也要避免。( l4 T9 L( v+ e5 m$ A3 c
規(guī)則四:高速信號的特性阻抗連續(xù)規(guī)則
2 l1 P% @$ b- I9 z( k5 ?2 q+ E高速信號,在層與層之間切換的時候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射,如下圖:" _3 L2 m9 j" I& U1 J8 k# M

# }: _: [- e5 ^5 T' [* S4 T% t- M7 X$ e( A; Y3 ^! \& i
; z4 |" A4 m+ N2 A) E1 V! y; R
也就是:同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。4 j' ?3 y$ a7 J& y4 s! i
規(guī)則五:高速PCB設(shè)計的布線方向規(guī)則 ) u& B! E: X( f7 ^- M
相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串?dāng)_,增加EMI輻射,如下圖:: u9 ?  p& \% w! ~7 x$ ^) e
- M5 J1 W5 X$ i+ L' U
" E$ c4 M2 Q5 T: q# J
相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串?dāng)_。
  T, l7 ~5 [( @2 w0 W2 A規(guī)則六:高速PCB設(shè)計中的拓?fù)浣Y(jié)構(gòu)規(guī)則% I! B; l$ n4 u, U' v$ c
在高速PCB設(shè)計中有兩個最為重要的內(nèi)容,就是線路板特性阻抗的控制和多負(fù)載情況下的拓?fù)浣Y(jié)構(gòu)的設(shè)計。在高速的情況下,可以說拓?fù)浣Y(jié)構(gòu)的是否合理直接決定,產(chǎn)品的成功還是失敗。% o# {+ {! b9 g2 \

/ b1 j4 f/ M. G# t5 a. }) W, a/ _+ _4 ~" a+ W/ t" D8 U
如上圖所示,就是我們經(jīng)常用到的菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)。這種拓?fù)浣Y(jié)構(gòu)一般用于幾Mhz的情況下為益。高速的拓?fù)浣Y(jié)構(gòu)我們建議使用后端的星形對稱結(jié)構(gòu)。2 ?; B- p( F2 b; k
規(guī)則七:走線長度的諧振規(guī)則
7 h$ k  [% A: o! g  f2 L- A
9 d& O* Z/ \6 @1 k4 ]
/ C4 X9 \2 g0 S1 r0 B檢查信號線的長度和信號的頻率是否構(gòu)成諧振,即當(dāng)布線長度為信號波長1/4的時候的整數(shù)倍時,此布線將產(chǎn)生諧振,而諧振就會輻射電磁波,產(chǎn)生干擾。1 U" ?! R7 W% E
規(guī)則八:回流路徑規(guī)則
" s$ C4 F2 G) p; M' }8 i" M$ m1 L/ _, D$ Q
  n6 J7 H8 @; V7 L
所有的高速信號必須有良好的回流路徑。近可能的保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。9 P: |- M, Y# x( M/ _
規(guī)則九:器件的退耦電容擺放規(guī)則
; z) F6 R0 }8 i$ g8 r8 n' S, U1 v

/ d1 M% {9 o2 C! P' I! G% i2 {. E2 S' R5 O9 z
退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。
/ d/ ~0 y9 E1 H* J' D- X$ q+ r, Q

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有賬號?立即注冊

x
回復(fù)

使用道具 舉報

J_J

0

主題

1179

帖子

6608

積分

高級會員

Rank: 5Rank: 5

積分
6608
沙發(fā)
發(fā)表于 2018-12-12 14:23:32 | 只看該作者
學(xué)習(xí)學(xué)習(xí)
回復(fù) 支持 反對

使用道具 舉報

1

主題

26

帖子

154

積分

一級會員

Rank: 1

積分
154
板凳
發(fā)表于 2020-3-17 16:39:18 | 只看該作者
學(xué)習(xí)學(xué)習(xí),還想問一下 如何避免開環(huán)和閉環(huán)走線
/ f+ r+ Q3 d. m( k; k% R: n+ s! c) h7 M; L
回復(fù) 支持 反對

使用道具 舉報

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表