|
您閱讀的評審報告自于凡億PCB QA評審組(www.fany-online.com) ( p8 O, v7 ?$ }) K* ~" b. I
. t3 f$ N5 H' Y6 B, F; E------------------------------------------------------------------------------------$ ~# o+ p+ F/ E3 x% h- [0 I( W. c) t' ]' S5 J% O
使用前請您先閱讀以下條款:: k' C$ T5 ~7 k1 Z; a5 W6 C7 G9 s
8 Z5 p" ?3 a- L" W0 B1.評審PCB全程保密不外發(fā),評審之后會進行文件刪除,介意者不要發(fā)送文檔!, D( i* |- o5 P/ G( \0 `% [$ i1 u, P: T7 Y% C" r
2.評審報告只是局部截圖并添加文字說明,如需更詳細的請內(nèi)容請聯(lián)系我們評審人員. @. i3 }" R- \" v- F8 r) s
3.評審意見僅供參考意見,由此造成的任何相關損失網(wǎng)站概不負責# A* M) Z6 g3 M3 u) I4 v3 E' ?1 Q7 C2 s+ Y( w, x, b' `7 S a. n" E
------------------------------------------------------------------------------------# v! b/ U+ ^* F& j. _+ C
一.布局問題:
8 @; y, C$ Q n* o1.【問題分析】:通過絲印不難看出,器件挨的太近,這樣不利于器件的焊接。2 u+ T) D+ n0 M( w* u
【問題改善建議】:板子整體的空間是比較大的,可以將器件的間距拉開些。
! j3 E3 z4 Z2 @
# B6 [7 n- P4 z+ b A2.【問題分析】:濾波電容的擺放存在問題,有的離管腳太遠或者沒在管腳邊;這樣不能很好的起到濾波作用。* [5 |4 y+ n1 D3 X5 ?
【問題改善建議】:濾波電容靠近對應的管腳擺放,對于CPU上的多個管腳,盡量保證,一個管腳一個對應的濾波電容。
, U" u) D$ z3 K p. N# n e
+ t6 L; o: [- Z6 Z. J& r( B二.布線問題:
9 P8 Z( H6 ^, c9 v1.【問題分析】:差分USART的走線存在問題,單根換層走線,這樣會影響差分的信號。. h1 _% a! q+ h/ o+ V+ Y
【問題改善建議】:差分走線同組同層,換層的話,兩根一起換層走線。! q: b4 D8 l2 _* K9 o% I% }
$ h! ~0 s$ m7 o: y" `7 j+ r2 _: t
2.【問題分析】:時鐘線能一次拉直的情況下,板中卻轉(zhuǎn)了個彎。3 [6 d4 k, S, C6 d* k' e
【問題改善建議】:信號線能拉直就拉直,多轉(zhuǎn)彎容易產(chǎn)生不良反射影響信號。且時鐘線建議包地處理;不包地就保證他和其他信號線之間有足夠的間距。
6 d$ M4 u& d, v$ k6 Q9 y& v2 ^( s- p
3.【問題分析】:板中類似此種的尖角銅和孤島銅沒有割掉。尖角銅皮會對信號產(chǎn)生折射,孤島銅皮在生產(chǎn)時容易掉落或翹起,對板子造成不良影響。& ^6 K) l& d; G5 T
【問題改善建議】:建議細致檢查下銅皮,放置cutout對孤島銅和尖角銅進行割掉處理。
/ R4 q6 y* o% _% v" v4 u, k
2 a0 o% n% F' ~4.【問題分析】:PCB中的過孔感覺打的比較亂,板子密度不大的情況無影響,但對于密度大的板子來說,雜亂的打孔會嚴重的影響后期的扇孔布線。& n; ~+ k/ C* F' D: M
【問題改善建議】:建議打孔走線時多使用等間距及對齊命令,養(yǎng)成好習慣。
( j6 I( {0 H b. S1 n2 e0 S1 D
: a7 O9 U3 H& F- A( [/ Z" Y7 n& u8 \. x, A8 b( q
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|