電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 2878|回復(fù): 0
收起左側(cè)

你相信有一天BGA里面不能走差分線嗎?

[復(fù)制鏈接]

197

主題

459

帖子

4080

積分

四級(jí)會(huì)員

Rank: 4

積分
4080
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-8-6 15:53:45 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
作者:黃剛(一博科技自媒體高速先生團(tuán)隊(duì)成員)
- R3 h8 ^+ A3 b# B. }( _3 e% g
$ Z- X# x' V  w4 ~$ e你肯定會(huì)相信阻抗不匹配影響PCB性能;你會(huì)相信等長(zhǎng)做得不好影響DDR的時(shí)序;你也會(huì)相信PCB太長(zhǎng)的話高速信號(hào)會(huì)有問(wèn)題;但是如果我們告訴你總有一天BGA芯片里面不能穿差分線的話,你會(huì)相信嗎?
" `1 j. V4 t2 c
* i+ ?; L& W2 p+ H
1 i! h0 I8 I7 C6 L所謂BGA,也就是學(xué)名為球柵陣列封裝的芯片,是芯片封裝界發(fā)展到今天為止算是集成度最高的封裝技術(shù)了哈。小則幾百pin,多則幾千pin都密密麻麻的按照一定的pitch間距進(jìn)行排列,我們目前常用的pitch為1.2mm,1mm,0.8mm這些。& g5 j' t9 l) L6 D3 v, s

( i  u) s0 ~. z& k7 J9 {* m) I9 j, f' d1 g9 X/ c

4 v/ d; L+ T1 c6 A# ?那么說(shuō)到密集,大家肯定都有過(guò)這樣的經(jīng)歷,也就是處于BGA里面的高速信號(hào)如果要走出BGA的話,一般會(huì)在pin的位置去做fanout,也就是所謂的BGA扇出,然后通過(guò)一個(gè)內(nèi)層(當(dāng)然底層也可以)從BGA里面層層進(jìn)行突圍,直到走出BGA區(qū)域?yàn)橹。有的時(shí)候,這對(duì)走線在走出來(lái)的過(guò)程中經(jīng)過(guò)的地方可謂是非常的坎坷,坑坑洼洼的,例如下面這樣,做過(guò)高速信號(hào)PCB設(shè)計(jì)的粉絲們應(yīng)該都很清楚為什么會(huì)這樣了哈。1 M/ z+ l" {; O9 \
/ m& J: O& ]) @1 s

: y! T3 Q8 _$ S8 ~% T) m- I/ [% A8 D# d" V
我們知道,高速信號(hào)的過(guò)孔是要進(jìn)行反焊盤(pán)處理的,那么這個(gè)時(shí)候我們就會(huì)發(fā)現(xiàn),一對(duì)從BGA里面走出來(lái)的線可能需要經(jīng)過(guò)若干個(gè)過(guò)孔反焊盤(pán)的邊緣。為什么叫邊緣呢?因?yàn)檫^(guò)孔反焊盤(pán)理論上是挖的越大越好,這樣才能最大程度的提高過(guò)孔的阻抗,因此在走線經(jīng)過(guò)的區(qū)域,基本上是走線上下的參考平面就會(huì)被反焊盤(pán)挖空掉,也就是在過(guò)孔的區(qū)域,走線是沒(méi)有多余的參考的。
/ n! h' t. m% p! Q* J0 x1 Z
+ C! ]! U% ^' C( w$ c: e' h
% C* ^( O2 n5 I0 m, ^' ^$ e4 S% D+ d& A) p9 i+ y. q6 Z
如果要問(wèn)大家這個(gè)時(shí)候是保證過(guò)孔的阻抗呢還是保留那么一小段走線的參考平面,我相信百分之80以上的人都說(shuō)是保證過(guò)孔的阻抗,大家的意見(jiàn)都是也就幾十mil的走線少一點(diǎn)參考平面能有多大的影響,再說(shuō)了,又不是完全沒(méi)參考平面,只是沒(méi)有多余的參考平面而已嘛。另外很重要的一點(diǎn)就是,這個(gè)是作為pcb設(shè)計(jì)界一個(gè)通用的處理方式,而且在大多數(shù)產(chǎn)品做出來(lái)之后都是沒(méi)有問(wèn)題的。因此大家也就覺(jué)得是一個(gè)很穩(wěn)妥的設(shè)計(jì)方法了。# j- |6 `$ E7 }7 P7 k: _

( b1 N8 \2 H1 ?6 r) q' T( ]
+ t- T- u8 s) B# G# T. o9 Y2 n8 V4 t2 l5 s, i
但是高速先生總喜歡對(duì)一些看起來(lái)很正常的設(shè)計(jì)理念進(jìn)行“挑戰(zhàn)”,這次我們就針對(duì)BGA穿線是不是真的沒(méi)有問(wèn)題進(jìn)行研究。我們做了一塊測(cè)試板,驗(yàn)證下在1.0mm pitch BGA間距的情況下穿線的影響。如下所示:我們?cè)?.0mm的BGA下穿過(guò)一對(duì)差分線,然后模擬經(jīng)過(guò)若干個(gè)其他走線的過(guò)孔反焊盤(pán)區(qū)域的情況,我們來(lái)看看這對(duì)走線本身的性能如何。1 i% Q  f" d5 X- P% z
4 E, [9 p3 s; J, }- H
! P3 D7 W# ~' g8 y# T  s) t
. {4 b' P  v& h% j- A5 f2 C0 I5 B
經(jīng)過(guò)我們對(duì)幾塊板的同一個(gè)待測(cè)物的測(cè)試結(jié)果對(duì)比發(fā)現(xiàn),結(jié)論是驚人的一致。。∷膿p耗不會(huì)是一條我們認(rèn)為的平直的曲線,其中在25GHz之后有非常巨大的諧振點(diǎn)。
& {7 Q8 y0 n  c; x9 X) Z0 ]) e: j: H# V* K6 T$ E9 w% Q4 n4 j
1 Q1 o9 w) |" r

8 f* N3 i# A3 o0 @9 h那個(gè),我相信大多數(shù)粉絲們都能看懂上圖的插入損耗曲線,至少能分辨出好還是不好。如果你們對(duì)S參數(shù)還不太熟悉的話,我們高速先生隊(duì)長(zhǎng)還專門(mén)親自拍攝了一個(gè)通俗易懂的小視頻,可以幫助大家更深入的了解S參數(shù)這個(gè)SI重要的概念哈。
6 d/ v; q& V7 K8 W2 ^! P3 f4 w5 q9 l& n; I2 `
[url=https://www.bilibili.com/video/BV1ET4y1j77X]https://www.bilibili.com/video/BV1ET4y1j77X[/url]
; d; D4 x$ s  r8 K: K$ `$ p
$ p- b& s/ T' ~. Y好,我們繼續(xù)往下講,從這個(gè)糟糕的S參數(shù)來(lái)看,我們大致可以判斷它的可用范圍在25GHz內(nèi),如果大家還是對(duì)頻域參數(shù)不是很熟悉的話,我們換成大家喜歡的時(shí)域來(lái)分析哈。從上面的損耗參數(shù)來(lái)看,走現(xiàn)在很成熟的10Gbps到25Gbps應(yīng)該都是沒(méi)太大問(wèn)題的,那我們就直接跳過(guò)10G到25G,從56Gbps起步來(lái)衡量。那放到我們現(xiàn)在也做得比較多的56G-PAM4的高速設(shè)計(jì)上,我們看看如果發(fā)送一個(gè)理想的56G-PAM4信號(hào)源經(jīng)過(guò)這個(gè)BGA扇出之后會(huì)是怎么樣呢?+ i( b2 d1 |4 Y! A, }; V
9 @) ]& D5 N  w; P7 S0 H( c

2 C1 `+ `4 c' b7 @/ Y9 A& e/ @1 k9 ^0 }, K4 L9 t
恩,看來(lái)這個(gè)BGA的扇出設(shè)計(jì)對(duì)于56G-PAM4還是OK的,那我們?cè)賮?lái)個(gè)更厲害的?目前業(yè)界已經(jīng)開(kāi)始對(duì)112G-PAM4進(jìn)行研究了,那高速先生也嘗試下加入一個(gè)112G-PAM4的信號(hào)源進(jìn)去,看看經(jīng)過(guò)這個(gè)BGA扇出之后會(huì)是什么情況。結(jié)果如下所示:, ]& i- q) g! W1 k3 b
) G2 q$ x1 [0 U  x, m

9 S/ t6 t, d( h, p- s
# ]7 n+ t# b: Y5 F9 V從上面的眼圖可以看到,就只是經(jīng)過(guò)了一個(gè)BGA扇出之后眼圖就“涼”了一半了,壓根都還沒(méi)開(kāi)始走線,加上走線的話估計(jì)就……呃!
4 X" \% e4 g$ F. d# I/ |6 M/ d3 f# _6 {) L% u
5 p9 J2 }7 ^$ }- n$ N: S
就像前面所說(shuō)的,在112G來(lái)臨的時(shí)候,如果還是像上面一樣的BGA扇出的話,這對(duì)差分線的性能會(huì)大打折扣,甚至可能一個(gè)我們認(rèn)為很簡(jiǎn)單的扇出設(shè)計(jì)就消耗掉整個(gè)通道的裕量。BGA扇出雖然是個(gè)很簡(jiǎn)單而且約定俗成的設(shè)計(jì),但是在信號(hào)速率越來(lái)越高之后,信號(hào)的性能會(huì)受到越來(lái)越多因素的影響,比如BGA的pitch大小,過(guò)孔反焊盤(pán)設(shè)計(jì),疊層設(shè)計(jì),線寬線距選擇,加工誤差等,使得原本看起來(lái)一個(gè)很平常的設(shè)計(jì)都可能出現(xiàn)問(wèn)題,這可能也變成我們SI未來(lái)要去思考的問(wèn)題了。
' H% {4 @) V7 y- R! f5 H0 w# O% i) x) K. x* a7 E: s

3 ~) @; Q$ F; h9 t7 G) ?8 S3 N$ U; s+ R" v# |" J
, a2 M0 W+ e& v6 }7 y5 Y
0 |: e' K. L* Y+ ?/ ^
! e3 Q. G- h8 }; `5 |& o1 d
# g: `  {7 v, f: b! d% E  _

$ L# j% `0 |7 R/ r, ^* p6 u- Q# Y- W
! I  u6 D. U$ S- \+ w

% f0 U$ u$ c& u2 r3 C
% E+ r( b) G; a3 o
# b2 |  ^- Q, ^) |
: m# W0 ~7 E2 G$ W7 s/ C0 i2 f2 d3 U& K
$ Z; X( e6 q# J. u! w5 @; G, M8 M
, x* r* A! W* `6 W0 F9 X. ?
7 E( X. e6 V; f+ H; e# U9 V
/ m( C' t. k5 r/ j) f; C1 W
一博科技專注于高速PCB設(shè)計(jì)、PCB生產(chǎn)、SMT貼片、物料代購(gòu)http://www.edadoc.com

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表