電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 2928|回復: 1
收起左側(cè)

[作業(yè)已審核] AD_Turbo 第三次作業(yè) USB 2.0 3.0 3.1模塊的PCB設計

[復制鏈接]

6

主題

27

帖子

237

積分

季度會員

Rank: 3Rank: 3

積分
237
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-10-19 12:16:32 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
學習總結(jié):
USB2.0
1、USB接口靠近板邊放置,并伸出板邊一定位置,方便挺拔。
2、串接阻容、ESD器件靠近USB接口,注意ESD和USB的距離,留有1.5mm的間距,考慮后焊情況。
3、布線時,盡量使并分線路最短,以縮短差分線距離。
4、USB差分走線時,盡可能的減少換層過孔,過孔人造成線路阻搞不連續(xù),如要打孔在換層入加回流地過孔,用于信號回流換層。
5、USB走差分線時,阻抗控制為90歐姆,并包地處理,總長度最好不要超過1800mil。
6、若USB兩邊定們柱接的是保護地,分割的時候保證與GND的距離是2MM,并在保護地區(qū)域多打地孔,保證充分連接。
7、由于管腳分布、過孔、以用走線空間等因素存在使得差分線易不匹配,布線長度一旦不匹配,時序會發(fā)生偏差,還會引起共模干擾,降低信號質(zhì)量。所以,相應的要對差分對不匹配的情況作出補償,使其線長匹配,長度差通?刂圃5mil以內(nèi),補償原則是哪里出現(xiàn)長度差補償哪里。
USB3.0接口布局布線要求:
1ESD、共模電感器件靠近USB接口,放置的順序是ESD-共模電感-阻容;同樣也要注意ESDUSB的距離,留有1.5mm的間距,考慮后焊的情況。
2)終端匹配電阻應該盡可能靠近連接器放置,電壓穩(wěn)壓器也應該盡可能靠近連接器放置。
3)盡可能縮短走線長度,優(yōu)先考慮對高速USB差分的布線,盡可能的減少在USB信號線上的過孔數(shù)和拐角,從而可以更好的做到阻抗的控制,避免信號的反射。
4)在并行的USB差分信號對之間的阻抗,要確保90歐姆的差分阻抗。
5)盡可能的將高速信號走在同一層里。保證走線的返回路徑有一個完整的無分割的鏡像平面。避免跨分割。

Type-c接口布局布線要求:
1) ESD、共模電感器件靠近USB接口,放置的順序是ESD-共模電感-阻容;同樣也要注意ESDUSB的距離,留有1.5mm的間距,考慮后焊的情況。
2)Type-CeRX/TX1-2四組差分信號,兩組D+/D-差分信號 ,一共六對差分線,差分信號線要求至少緊鄰一個地平面,兩側(cè)都緊鄰地平面最好。
3)保證差分線的的線間距在走線過程中的一致性,差分線要盡量等長,如果兩根線長度相差大時,可以繪制蛇行線增加短線長度。
4)CC1/CC2是兩個關鍵引腳,作用很多:探測連接,區(qū)分正反面,區(qū)分DFPUFP,也就是主從配置Vbus,走線時面要加粗處理。

老師,USB3.0差分線100歐姆有報錯,具體不太清楚那里有問題。請幫忙看一下,謝謝

USB2.0_練習.rar

455.39 KB, 下載次數(shù): 1, 下載積分: 聯(lián)盟幣 -5

USB3.0練習.rar

491.06 KB, 下載次數(shù): 5, 下載積分: 聯(lián)盟幣 -5

回復

使用道具 舉報

54

主題

877

帖子

6469

積分

高級會員

Rank: 5Rank: 5

積分
6469
沙發(fā)
發(fā)表于 2020-10-19 15:37:14 | 只看該作者
作業(yè)已評審完畢,詳情見附件評審報告
全能二期Turbo—USB評審報告.doc (350.13 KB, 下載次數(shù): 7)
回復 支持 反對

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關注微信 下載APP 返回頂部 返回列表