電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 2006|回復(fù): 1
收起左側(cè)

[作業(yè)已審核] Allegro 捨得 -第四次作業(yè)-SDRAM的PCB設(shè)計

[復(fù)制鏈接]

9

主題

54

帖子

426

積分

一級會員

Rank: 1

積分
426
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-11-3 23:55:42 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本次作業(yè)的總結(jié)與心得:
1.布局要點:
1)點對點的對稱式布局方式(1片SDRAM)、2片SDRAM相對于CPU對稱式布局;
2)SDRAM靠近BGA放置(Bank中心距離);
    • 當(dāng)中間無排阻時:600-800mil
    • 當(dāng)中間有排阻時:800-1000mil
3)濾波電容靠近IC管腳進(jìn)行擺放;
4)2片SDRAM:
    • PCB板卡設(shè)計時,空間足夠時,與CPU放在同一面
    • PCB板卡設(shè)計時,空間不足時(在做核心板的時候),SDRAM頂?shù)讓N
2.布線要點:
1)特性阻抗:50歐;
2)數(shù)據(jù)線每9根盡量走在同一層(D0~D7,LDQM;D8~D15,HDQM);
3)信號線的間距滿足3W原則,數(shù)據(jù)線、地址(控制)線、時鐘線之間的距離保持20mil以上或至少3W;
4)空間允許的情況下,應(yīng)該在它們走線之間加一根地線進(jìn)行隔離。地線寬度推薦為15-30mil;
3.SDRAM的PCB布線規(guī)則:
1)數(shù)據(jù)分組:
a.低八位數(shù)據(jù)組sdram_data_bus:D0~D7,LDQM
b.高八位數(shù)據(jù)組sdram_data_bus:D8~D15,HDQM
c.地址線,控制線,時鐘線設(shè)為一組:sdram_addr_bus
2)等長規(guī)則:
a.低八位數(shù)據(jù)組等長 誤差范圍+/-50mil
b.高八位數(shù)據(jù)組等長 誤差范圍+/-50mil
c.地址線,控制線,時鐘線一起等長 誤差范圍+/-100mil

SDRAMX2.brd

1.59 MB, 下載次數(shù): 5, 下載積分: 聯(lián)盟幣 -5

SDRAMX.brd

1.16 MB, 下載次數(shù): 5, 下載積分: 聯(lián)盟幣 -5

回復(fù)

使用道具 舉報

沙發(fā)
發(fā)表于 2020-11-5 10:06:36 | 只看該作者
沒什么問題,畫的不錯,繼續(xù)加油吧!
回復(fù) 支持 反對

使用道具 舉報

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表