|
dt5rhfjt1aw64025707040.gif (1.67 KB, 下載次數(shù): 0)
下載附件
保存到相冊
dt5rhfjt1aw64025707040.gif
2024-11-26 23:08 上傳
- T6 c/ h' i3 N) r$ A
點擊上方名片關(guān)注了解更多
3 d5 u1 }% s5 r3 ?+ h+ Q
7 z& c1 J/ q( y% y大家好,我是王工。在DCDC電源電路中,PCB的布局對電路功能的實現(xiàn)和良好的各項指標(biāo)來說都十分重要。本文以buck電路為例,簡單分析一下如何進(jìn)行合理PCB layout布局以及設(shè)計中的注意事項。; T" [% \# q2 l/ M3 e
' Z& v( M) F6 L0 a6 a+ v" l9 U7 M首先,以最簡單的BUCK電路拓?fù)錇槔聢D(1-a)和(1-b)中分別標(biāo)明了在上管開通和關(guān)斷時刻電流的走向,即功率回路部分。這部分電路負(fù)責(zé)給用戶負(fù)載供電,承受的功率較大。
' W7 d: t; [9 U" \; i" z& y7 }" v( c
fv0k04giid364025707140.png (105.62 KB, 下載次數(shù): 0)
下載附件
保存到相冊
fv0k04giid364025707140.png
2024-11-26 23:08 上傳
2 @4 e- W# u; U8 U M
7 ^! Z9 Q/ M% M4 s# O7 x
vkonupmj3al64025707240.png (95.89 KB, 下載次數(shù): 0)
下載附件
保存到相冊
vkonupmj3al64025707240.png
2024-11-26 23:08 上傳
; U* U9 k/ v' u0 r結(jié)合圖(1-c)中Q1和Q2的電流波形,不難發(fā)現(xiàn),由于電感的存在,后半部分電路中不會存在一個較高的電流變化趨勢,只有在兩個開關(guān)管的部分會出現(xiàn)高電流轉(zhuǎn)換速率。在PCB布線時需要特別注意,盡可能減小這一快速變化的環(huán)節(jié)的面積,來減少對其他部分的干擾。隨著集成工藝的進(jìn)步,目前大部分電源芯片都將上下管集成到了芯片的內(nèi)部。
" E2 G# [7 j6 R, X) |% @
3 V$ z0 v1 Y& `& Y/ R# d了解了高電流轉(zhuǎn)換速率部分后,讓我們回到整個功率回路布局來看。以MPS的非常受歡迎的MPQ8633A(B)系列產(chǎn)品為例,這是一款完全集成的高頻同步降壓轉(zhuǎn)換器可以實現(xiàn)高達(dá)12-20A的輸出電流,其原理圖如下,其功率回路(綠色標(biāo)注)中包含輸入電容,電感以及輸出電容等器件。
% c8 r0 L4 T. {" r5 @9 O
uzhea0bsm4b64025707340.png (89.62 KB, 下載次數(shù): 0)
下載附件
保存到相冊
uzhea0bsm4b64025707340.png
2024-11-26 23:08 上傳
0 J/ p5 B: F% N- v* I- ~& N2 t
2 C9 M6 P' S+ Y2 ?5 P2 O0 c8 Q
4zlq5zrjftk64025707440.png (137.89 KB, 下載次數(shù): 0)
下載附件
保存到相冊
4zlq5zrjftk64025707440.png
2024-11-26 23:08 上傳
, K7 l: r9 N9 Q: \6 I$ @9 M4 Y$ W0 n8 P& Y4 d6 e) \1 v
功率回路也需要做到盡可能地占用較小的環(huán)路面積,來減少噪聲的發(fā)射以及回路上的寄生參數(shù)。推薦的PCB布局如圖(3)所示。注意點如下:& f+ c4 D0 X% Q: W, d2 @
; K. i. ?+ v/ N! ]/ X
輸入電容就近放在芯片的輸入Vin 和功率地PGND ,減少寄生電感的存在,因為輸入電流不連續(xù),寄生電感引起的噪聲對芯片的耐壓以及邏輯單元造成不良影響。VIN 的管腳旁邊至少各有1 個去耦電容 ,用來濾除來自電源輸入端的交流噪聲和來自芯片內(nèi)部(倒灌)的電源噪聲,同時也為芯片儲能。且電容需要緊挨管腳,兩者的間距需要小于40mil 。
3 K5 D2 M0 t+ ]0 ] r% X; k% ]) w3 p9 T: m* \) K
r1m54gg3anh64025707540.png (89.54 KB, 下載次數(shù): 0)
下載附件
保存到相冊
r1m54gg3anh64025707540.png
2024-11-26 23:08 上傳
2 c7 L( I9 @+ A# ~
; F% k4 C* W& S7 X功率回路盡可能的短粗,保持較小的環(huán)路面積 ,減少噪聲的發(fā)射。0 [" X1 y* p8 \( _
SW 點是噪聲源,保證電流的同時保持盡量小的面積 ,遠(yuǎn)離敏感的易受干擾的位置,例如FB等。
7 R: ?, q6 O2 Y; U
% M: @; R, y# B7 d5 r( }- N5 O8 w) \) P' v6 H" \
45lxilxxvl364025707640.png (53.66 KB, 下載次數(shù): 0)
下載附件
保存到相冊
45lxilxxvl364025707640.png
2024-11-26 23:08 上傳
/ L. p: t; N% A6 Y3 }8 Z0 r* P5 u
! O1 I6 ?/ x: Z4 P; g- I
鋪銅面積和過孔數(shù)量會影響到PCB 的通流能力和散熱。由于PCB的載流能力與PCB板材、板厚、導(dǎo)線寬厚度以及溫升相關(guān),較為復(fù)雜,可以通過IPC-2152標(biāo)準(zhǔn)來進(jìn)行準(zhǔn)確的查找和計算。一般,對于MPQ8633A(B)的PCB來說,需要在VIN(至少打6個過孔)和PGND(至少打9個過孔)處多打過孔,這兩處的鋪銅應(yīng)最大化來減小寄生阻抗。SW處的鋪銅也需要加寬,以免出現(xiàn)限流的情況,導(dǎo)致工作異常。
$ f+ w2 s+ S) W) y9 _
3 s. R% V$ ?) I# I5 R4 p/ z
2o1itaunhws64025707740.png (71.8 KB, 下載次數(shù): 0)
下載附件
保存到相冊
2o1itaunhws64025707740.png
2024-11-26 23:08 上傳
+ d9 } i1 |' r
% k, C P- u' z0 h) M討論完功率回路部分,轉(zhuǎn)眼看芯片邏輯電路部分,這部分的PCB布局也是有所講究的。# r% b! E. {* c) Z
2 q/ Q* `. k# E# |
cdxmkniqzmp64025707840.png (98.97 KB, 下載次數(shù): 0)
下載附件
保存到相冊
cdxmkniqzmp64025707840.png
2024-11-26 23:08 上傳
' ]6 c3 E# ]# C: M; S+ K: b+ ^& j1 k9 {$ n! V' A% E6 M
結(jié)合圖(3)和(4)可總結(jié)注意點如下:7 r; C; ^& b7 o0 w3 T
1.將BST 電容放置在盡可能靠近BST 和SW 的位置,使用20mil 或更寬來布線路徑。& `7 Z' s1 O! D# a. t
3 n0 A5 B. g, N: h; p' c* ?
o0n0uw5nnsy64025707940.png (79.97 KB, 下載次數(shù): 0)
下載附件
保存到相冊
o0n0uw5nnsy64025707940.png
2024-11-26 23:08 上傳
6 Q' \4 c$ O; Q* }# r
2.FB 電阻連接到FB 管腳盡可能短, 減少噪聲的耦合。這是芯片最敏感,最容易受干擾的部分,是引起系統(tǒng)不穩(wěn)定的十分常見原因。需要將其遠(yuǎn)離噪聲源,例如:SW點,電感,二極管等(在非同步buck中,MPQ8633外圍無二極管)。如圖,RFF、CFF、RFB1、RFB2都盡量靠近芯片擺放。8 A/ B U1 W- s! L
frusklyrfco64025708040.png (79.79 KB, 下載次數(shù): 0)
下載附件
保存到相冊
frusklyrfco64025708040.png
2024-11-26 23:08 上傳
4 t) d2 ^ `( }8 }& U- Q& B
7 Q5 [4 O9 b; T
3.VCC 電容應(yīng)就近放置在芯片的VCC 管腳和芯片的信號地之間,盡量在一層,沒有過孔 。對于信號地(AGND)和功率地(PGND)在一個管腳的芯片,同樣就近和該管腳連接。
; {0 A' q6 S& [, ] v) o/ w- j4 q# p$ i# E* H( i& H6 V5 e
xdskouvd21w64025708140.png (88.15 KB, 下載次數(shù): 0)
下載附件
保存到相冊
xdskouvd21w64025708140.png
2024-11-26 23:08 上傳
) U q$ o/ ^, h
( U! W* z M/ t, M4.AGND和PGND需要進(jìn)行單點連接。
; T; }3 ?5 M3 l* ~* p) J. `- T* c* E% i) Q" ~
hobmlqzjxbe64025708240.png (90.44 KB, 下載次數(shù): 0)
下載附件
保存到相冊
hobmlqzjxbe64025708240.png
2024-11-26 23:08 上傳
; m8 I. N' u8 ?: v" Q' x( m& V$ e: X) |1 L, w. S3 L$ {0 A" c& H
5.將SS電容靠近TRK/REF至RGND。/ z* q# n9 t+ |9 N6 q8 Z( m
& n9 H6 r* A L
izzlwzuh2xn64025708340.png (86.73 KB, 下載次數(shù): 0)
下載附件
保存到相冊
izzlwzuh2xn64025708340.png
2024-11-26 23:08 上傳
8 Z( w8 z+ N8 I& z) t% C
$ p# D* n# e, n1 ^7 Q7 q( n6.將SENSE電容置于輸出SENSE線之間,平行走線。
$ d' S% D4 G9 e+ {
/ H# g7 x9 S" W% S
0gcoxpf51k464025708441.png (23.98 KB, 下載次數(shù): 0)
下載附件
保存到相冊
0gcoxpf51k464025708441.png
2024-11-26 23:08 上傳
, V+ ?4 v* ^* B& f, `
8 R2 y8 |; j* K! C. ]$ w7.PCB layout 中走線和鋪銅都盡量避免90 °直角,走45°或者圓弧角,特別是在高頻信號傳輸線部分。避免由傳輸線寬帶來的反射和傳輸信號的失真。$ e0 d4 Q u# g% l
0 F& R H8 {* a: u1 s: P
xsi2p4chgjs64025708541.png (23.17 KB, 下載次數(shù): 0)
下載附件
保存到相冊
xsi2p4chgjs64025708541.png
2024-11-26 23:08 上傳
% a" L7 d. @6 h! E0 l9 b0 o5 y# f% B* _# E3 s) {( L
最后,為了方便大家了解自己畫的PCB是否合理,可以參考以下簡易表格做一個自評:
# a3 F* l1 r* ~8 E$ ^& r8 ?. z% f ]3 D! G) V4 ]& T
gds0gh4h0cb64025708641.png (24.41 KB, 下載次數(shù): 0)
下載附件
保存到相冊
gds0gh4h0cb64025708641.png
2024-11-26 23:08 上傳
! W4 `: f. c# C5 I! ]. Y: W2 C6 U1 B8 J0 s
vmwhc0ucrr264025708741.png (17.65 KB, 下載次數(shù): 0)
下載附件
保存到相冊
vmwhc0ucrr264025708741.png
2024-11-26 23:08 上傳
! u8 z. O+ y4 W" E$ }! t, a( ]6 m
2 R# u& P* u" \* u$ p3 r以上表格適用于簡單的buck、boost電路的pcb設(shè)計,多用單層或者雙層板即可。僅供參考,歡迎補(bǔ)充。) U3 H- k. v4 p3 Y3 ]) I" [
9 ]) ?5 q* ]# c
寫在最后& o: b" _0 ?4 r3 l4 |& d
都說硬件工程師越老越吃香,這句話也證明硬件也是需要積累的,王工從事硬件多年,也會不定期分享技術(shù)好文,感興趣的同學(xué)可以加微信,或后臺回復(fù)“加群”,管理員拉你加入同行技術(shù)交流群。8 ]. I5 ^0 X0 Q& u
$ b2 T. t0 z6 h% ~以下兩個電路,是之前技術(shù)交流群群友發(fā)的,王工做了一個簡單的分析,旨在幫助入門或轉(zhuǎn)行的同學(xué)理解學(xué)習(xí)(點擊圖片直接進(jìn)入)
3 d+ [0 l8 Y9 E6 ?$ A. |& q% z# [: `) M5 f( y! ]
qnfrdx3xbgz64025708841.png (346.38 KB, 下載次數(shù): 0)
下載附件
保存到相冊
qnfrdx3xbgz64025708841.png
2024-11-26 23:08 上傳
5 p) C1 r- y3 |$ V
" r$ _/ ~9 h0 a! ?- B' E3 E
qhoymxiepv064025708941.png (34.83 KB, 下載次數(shù): 0)
下載附件
保存到相冊
qhoymxiepv064025708941.png
2024-11-26 23:08 上傳
) x5 O8 C- Z* l
9 f- t1 Z$ I3 c5 y) f, r
( K! j* j7 w* p投稿/招聘/推廣/宣傳/技術(shù)咨詢 請加微信:woniu26a$ R, W" W) T0 f4 c9 W) i# n; v
9 }; W% p4 J) Z! A5 D$ Z1 l
$ O$ ~# s" x! I2 Y# N0 c' w
聲明:
9 `/ V5 Y$ y7 W聲明:文章來源MPS,僅用于分享學(xué)習(xí)。本號對所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點均保持中立,推送文章僅供讀者學(xué)習(xí)和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。推薦閱讀▼
# q& S. U- V5 G* j$ i電路設(shè)計-電路分析
; {& _- u0 o% v; V1 iemc相關(guān)文章7 x( b% j7 N& k/ X
電子元器件0 g2 z, F. i4 `
|
|