電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 47|回復(fù): 0
收起左側(cè)

高速SerDes擴(kuò)展距離中均衡技術(shù)的演進(jìn)

[復(fù)制鏈接]

511

主題

511

帖子

3950

積分

四級會員

Rank: 4

積分
3950
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 前天 08:00 | 只看該作者 |只看大圖 回帖獎勵 |倒序?yàn)g覽 |閱讀模式
引言
) v- N* Z5 o" w- c3 g! c隨著數(shù)據(jù)需求的持續(xù)增長,高性能計算(HPC)在高速以太網(wǎng)領(lǐng)域正在快速發(fā)展。這種增長加劇了網(wǎng)絡(luò)系統(tǒng)芯片(SoC)設(shè)計的復(fù)雜性,包括交換機(jī)、網(wǎng)絡(luò)接口卡、重定時器和可插拔模塊。帶寬密集型應(yīng)用正在從400G向800G,最終向1.6T以太網(wǎng)過渡。就SerDes數(shù)據(jù)速率而言,這種演進(jìn)意味著每通道從56G到112G再到224G的飛躍[1]。
. Z" L  o+ k  i6 t6 C- E) ~7 w- |7 X6 H' m
在56G SerDes出現(xiàn)之前,非歸零(NRZ)信號是主導(dǎo)的信號形式。NRZ使用編碼的二進(jìn)制數(shù)據(jù)作為一系列高低電平,中間沒有返回零電平。NRZ信號通常使用模擬線路,因?yàn)榫哂械脱舆t,非常適合高速應(yīng)用。
* J, `5 P2 y  h6 d+ @- C' ~" f% H& @2 d9 a: ~' b% s9 I2 v3 K
然而,隨著數(shù)據(jù)速率持續(xù)上升,對更先進(jìn)的信號處理能力的需求也隨之增加。從56G到112G再到224G的SerDes設(shè)計中,數(shù)字線路開始占據(jù)主導(dǎo)地位。數(shù)字信號處理(DSP)線路使先進(jìn)的信號處理成為可能,如均衡、時鐘和數(shù)據(jù)恢復(fù)(CDR)以及自適應(yīng)均衡,這些技術(shù)在確保高速數(shù)據(jù)傳輸?shù)目煽啃苑矫姘l(fā)揮了關(guān)鍵作用。此外,對更低功耗和更小尺寸的追求導(dǎo)致數(shù)字SerDes線路被廣泛采用,因?yàn)檫@些線路消耗更少的功率,可以使用更小的晶體管實(shí)現(xiàn),有利于高密度集成。! F' S, w: J% I2 G; r6 _% F

- S  `: S( j' W$ ~/ h: H! M( v; x- [( g四電平脈沖幅度調(diào)制(PAM4)已經(jīng)成為高速通信系統(tǒng)首選的信號方法,因?yàn)槊總符號可以傳輸更多數(shù)據(jù),并具有更高的能量效率。然而,PAM4信號需要更復(fù)雜的信號處理技術(shù)來減輕信號退化和噪聲的影響,確保在接收端可靠地恢復(fù)傳輸?shù)男盘枴?font class="jammer">( N: E/ }. V' ]. K* ]. z8 x

9 L% x: w" ]$ o4 ~
  O) y4 C$ ^& k, h* g( X% u% B7 C圖1:112G及以上PAM4 DSP。說明了高速SerDes的PAM4 DSP系統(tǒng)的各個組成部分。/ V' v( N3 j! |6 `2 l7 O/ |2 C
' A+ v5 D+ ?% E7 j. F* ^' f. r: b
均衡技術(shù)
0 D  r# C, L3 P6 G均衡在PAM4 SerDes DSP線路中發(fā)揮著重要作用。均衡線路補(bǔ)償由信道損傷如衰減、色散和串?dāng)_造成的信號退化?梢圆捎脦追N方法實(shí)現(xiàn)PAM4均衡:
  • 前饋均衡(FFE):這種技術(shù)通過放大或衰減信號的特定頻率分量來補(bǔ)償信號退化。FFE使用線性濾波器實(shí)現(xiàn),該濾波器放大或衰減信號的高頻分量。FFE線路使用均衡器抽頭來調(diào)整濾波器系數(shù)。抽頭數(shù)量決定了濾波器的復(fù)雜性及其補(bǔ)償信道損傷的能力。雖然FFE可以有效地補(bǔ)償衰減、色散和串?dāng)_,但在減輕符號間干擾(ISI)方面效果不佳。
  • 判決反饋均衡(DFE):這種更先進(jìn)的均衡形式補(bǔ)償由ISI引起的信號退化,ISI是指前一個符號的信號能量干擾當(dāng)前符號而導(dǎo)致的失真現(xiàn)象。DFE通過從接收到的信號中減去估計的信號來消除ISI。DFE線路使用前饋和反饋抽頭來估計和消除ISI。反饋抽頭補(bǔ)償前一個符號造成的失真,而前饋抽頭補(bǔ)償當(dāng)前符號造成的失真。雖然DFE在減輕ISI方面很有效,但需要更復(fù)雜的線路。
  • 自適應(yīng)均衡:這種技術(shù)根據(jù)信道的特性自動調(diào)整均衡系數(shù)。自適應(yīng)均衡使用自適應(yīng)算法來估計信道特性并更新均衡系數(shù),以優(yōu)化信號質(zhì)量。自適應(yīng)均衡線路使用訓(xùn)練序列來估計信道響應(yīng)并調(diào)整均衡器系數(shù)。這種方法使線路能夠適應(yīng)變化的信道條件,在減輕各種信道損傷方面非常有效。9 E& }' L0 d# o
    [/ol]
    0 [7 U5 D( h- e' l; E( A& {時鐘和數(shù)據(jù)恢復(fù)(CDR)
    ' ]1 ^5 B+ S, W. j1 f時鐘和數(shù)據(jù)恢復(fù)(CDR)是PAM4 SerDes DSP線路的另一個關(guān)鍵功能。CDR線路從輸入數(shù)據(jù)流中提取時鐘信號,以在接收端同步數(shù)據(jù)。在PAM4中,由于信號轉(zhuǎn)換次數(shù)增加,時鐘提取過程變得更具挑戰(zhàn)性,使得難以區(qū)分時鐘和數(shù)據(jù)。PAM4 CDR可以使用兩種主要技術(shù):
  • 鎖相環(huán)(PLL):這種技術(shù)將振蕩器頻率鎖定到輸入信號的頻率。PLL測量輸入信號和振蕩器之間的相位差,并調(diào)整振蕩器頻率以匹配輸入信號的頻率。PLL線路使用壓控振蕩器(VCO)和相位頻率檢測器(PFD)來生成時鐘信號。在PAM4 SerDes中,基于PLL的CDR是更常見的選擇,因?yàn)榕c基于DLL的CDR相比,具有更好的噪聲魯棒性和抖動性能。
  • 延遲鎖定環(huán)(DLL):這種技術(shù)測量輸入信號和參考信號之間的時間差,并調(diào)整輸入信號的相位以與參考信號對齊。DLL線路使用延遲線和相位檢測器(PD)來生成時鐘信號;贒LL的CDR在PAM4 SerDes中較少使用,因?yàn)閷υ肼暩舾校秳有阅芤脖然赑LL的CDR差。
    ! {4 K% j3 F0 F[/ol]
    5 b0 f/ [! b& m* ], j, i2 D- N" y6 n: Y先進(jìn)的DSP技術(shù)
    + i8 P4 s4 i% l1 }6 K% Z# h隨著數(shù)據(jù)速率持續(xù)增加,需要更先進(jìn)的DSP技術(shù)來維持?jǐn)U展距離上的信號完整性。最大似然序列檢測(MLSD)就是這樣一種技術(shù)。
    7 a) a! n- \: Q+ k
    / j, R8 c2 Q: }1 [MLSD是一種數(shù)字信號處理技術(shù),利用統(tǒng)計模型和概率理論從接收到的信號中估計傳輸?shù)臄?shù)據(jù)序列。通過生成所有可能的數(shù)據(jù)序列并將其與接收到的信號進(jìn)行比較,找出最可能的傳輸序列。MLSD算法使用信號和信道的統(tǒng)計特性來計算每個可能數(shù)據(jù)序列的似然度,選擇似然度最高的序列作為估計的傳輸數(shù)據(jù)序列。
    + k0 c+ y- u+ s# G
    5 S9 O+ ]& Y4 b$ r
    " c) N3 {- O4 U  K. c圖2:MLSD的需求:40+ dB IL信道庫由224G SerDes均衡。此圖展示了MLSD在均衡224G SerDes高損耗信道中的重要性。4 H4 L" V& `) z

    * s- Y5 o. [' `7 l" |4 o雖然MLSD計算密集且需要大量處理能力和內(nèi)存,但在具有高噪聲、干擾和色散的信道中,可以顯著提高信號質(zhì)量和傳輸性能。' n7 D/ n& c( G. u: ~
    % e& I% E, Z) i4 S; h
    MLSD有幾種變體,包括:6 h, T; a2 h! P+ [/ v8 A+ Q
  • Viterbi算法:這種流行的MLSD算法使用格狀圖生成所有可能的數(shù)據(jù)序列并找出最可能的序列。在具有中等噪聲和ISI的信道中,可以提供出色的性能,但在嚴(yán)重的信道條件下可能會遭受錯誤傳播。
  • 判決反饋序列估計(DFSE):這種MLSD算法使用判決輸出的反饋來提高序列估計的準(zhǔn)確性。DFSE在具有高ISI和串?dāng)_的信道中可以提供比Viterbi算法更好的性能,但需要更復(fù)雜的線路和更高的處理能力。
  • 軟輸出MLSD:這種變體提供傳輸數(shù)據(jù)序列的概率估計。當(dāng)與前向糾錯(FEC)技術(shù)(如低密度奇偶校驗(yàn)(LDPC))結(jié)合使用時,可以顯著提高系統(tǒng)的糾錯性能。' L) \; y: I# [0 }. V! o% h
    6 `) ?& Y' H- n' j. n
    前向糾錯技術(shù)
      \+ W% S! ?6 F8 D" o除了DSP方法外,前向糾錯(FEC)技術(shù)在傳輸信號中添加冗余數(shù)據(jù),以在接收端檢測和糾正錯誤。FEC是提高信號質(zhì)量和確保可靠傳輸?shù)挠行Ъ夹g(shù)。PAM4 SerDes中常用的兩種FEC技術(shù)是:
  • Reed-Solomon(RS):這種塊碼FEC技術(shù)在傳輸信號中添加冗余數(shù)據(jù)以檢測和糾正錯誤。由于其簡單性、效率和強(qiáng)大的糾錯能力,RS在PAM4 SerDes中被廣泛使用。
  • 低密度奇偶校驗(yàn)(LDPC):這種更先進(jìn)的FEC技術(shù)使用稀疏奇偶校驗(yàn)矩陣。LDPC可以提供出色的糾錯性能,特別是與軟輸出MLSD結(jié)合使用時。% k* ]: v1 N* G2 a' C' R
    [/ol]- j1 y( F! H& H6 S/ X9 t
    224G SerDes的未來
    . N- n4 K9 i, v1 \' Z; ~隨著行業(yè)向224G SerDes發(fā)展,IEEE 802.3df工作組和光互聯(lián)論壇(OIF)聯(lián)盟都在關(guān)注224G接口的定義。為了實(shí)現(xiàn)224G,PAM4的模擬前端帶寬增加了2倍,或PAM6增加了1.5倍。這種進(jìn)步需要具有更高精度和更低噪聲的ADC。由于更高的奈奎斯特頻率導(dǎo)致額外的損耗,需要更強(qiáng)的均衡,F(xiàn)FE和DFE中需要更多的抽頭。2 E, L. [9 `* R& `$ X$ D% j

    - `1 A3 O& I) J3 e- h% |MLSD先進(jìn)DSP將在224G時為信號質(zhì)量和傳輸性能提供顯著改進(jìn)。包括Viterbi算法、DFSE和軟輸出MLSD在內(nèi)的MLSD算法可用于提高序列估計的準(zhǔn)確性,并減輕噪聲、干擾和色散等信道損傷。然而,由于MLSD算法需要大量的處理能力和內(nèi)存,在選擇先進(jìn)DSP時需要仔細(xì)考慮,以在C2M和有線主機(jī)應(yīng)用中在性能、功耗和延遲之間取得平衡。
    3 i, T6 P* e2 q+ s/ d2 X: C3 a& {9 }( G4 h5 S% s7 j+ V  H
    結(jié)論( D! x% R% J2 c5 l; |
    高速SerDes中均衡技術(shù)的演進(jìn)是由對更高數(shù)據(jù)速率的需求和克服信道損傷的需要驅(qū)動的。從簡單的NRZ信號到具有復(fù)雜DSP技術(shù)的先進(jìn)PAM4,該領(lǐng)域已經(jīng)取得了進(jìn)展。隨著向224G SerDes及更高速度發(fā)展,先進(jìn)均衡、CDR、MLSD和FEC技術(shù)的集成將在確保擴(kuò)展距離上的可靠高速數(shù)據(jù)傳輸方面發(fā)揮關(guān)鍵作用。
    . I- w% @$ G( S; v1 ]2 ]5 ?! |2 q4 s# x6 B" d! \" ^
    參考文獻(xiàn)( e8 F) [8 t) X6 z9 ~1 w. u
    [1] M. Sanyal, "Evolution Of Equalization Techniques In High-Speed SerDes For Extended Reaches," Semiconductor Engineering, Jul. 20, 2023. [Online]. Available: https://semiengineering.com/evolution-of-equalization-techniques-in-high-speed-serdes-for-extended-reaches/$ v5 C( {$ [% C. N' Y
    END. T0 Z- ?; X/ @2 M! W) G

    8 T+ L2 u7 J$ _. S, b1 b
    ' t, B; {( o2 E軟件申請我們歡迎化合物/硅基光電子芯片的研究人員和工程師申請體驗(yàn)免費(fèi)版PIC Studio軟件。無論是研究還是商業(yè)應(yīng)用,PIC Studio都可提升您的工作效能。0 B0 p) T* w+ F! h8 J
    點(diǎn)擊左下角"閱讀原文"馬上申請
    : S* v0 A" P- G/ ^
    " ~% p& k/ }7 T( ~" r歡迎轉(zhuǎn)載
    / \( \) d: j! `( j( v( i5 F. m+ t1 _( K/ v
    轉(zhuǎn)載請注明出處,請勿修改內(nèi)容和刪除作者信息!
    ! V$ r' s$ B/ z* [- q- a2 `# U8 o2 t  [; h3 A( c, L, {
    8 D9 {* C! Y1 u/ |; p" u

    8 V# |* [% t2 V; b6 M
    * K4 ~. r4 ~" i# d& m
    6 n- O1 D' v1 N5 w+ x關(guān)注我們
    ) O$ e) J$ x8 }  {* w8 n
    1 L) }, s9 r/ R* G& s
    7 O. L8 i+ i1 ~. B! q# i; M# o
    / @: N& u# ~. g8 W

    . p- O" ^! M3 d' s* s3 V& Z
    ' k7 @8 ]+ `! T7 n2 u9 s
    $ p, E" _: j" v
    8 I, p$ i3 ^9 |9 Y
                          7 |! R# `( o* [$ @$ {
    : J+ s# T1 r" D% ~9 M

    7 H" x' O' J7 U6 V' T4 i* q- i- ~; q% r' y+ `
    關(guān)于我們:0 y' P& h2 W# M8 ?
    深圳逍遙科技有限公司(Latitude Design Automation Inc.)是一家專注于半導(dǎo)體芯片設(shè)計自動化(EDA)的高科技軟件公司。我們自主開發(fā)特色工藝芯片設(shè)計和仿真軟件,提供成熟的設(shè)計解決方案如PIC Studio、MEMS Studio和Meta Studio,分別針對光電芯片、微機(jī)電系統(tǒng)、超透鏡的設(shè)計與仿真。我們提供特色工藝的半導(dǎo)體芯片集成電路版圖、IP和PDK工程服務(wù),廣泛服務(wù)于光通訊、光計算、光量子通信和微納光子器件領(lǐng)域的頭部客戶。逍遙科技與國內(nèi)外晶圓代工廠及硅光/MEMS中試線合作,推動特色工藝半導(dǎo)體產(chǎn)業(yè)鏈發(fā)展,致力于為客戶提供前沿技術(shù)與服務(wù)。
    ) F- n& J5 g8 i  J6 a7 W, Y  e2 R& }, `0 q. R% `7 I) `3 V8 `
    http://www.latitudeda.com/
    0 u( e' n, g: d: T; A: I4 J7 ~(點(diǎn)擊上方名片關(guān)注我們,發(fā)現(xiàn)更多精彩內(nèi)容)
  • 回復(fù)

    使用道具 舉報

    發(fā)表回復(fù)

    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規(guī)則

    關(guān)閉

    站長推薦上一條 /1 下一條


    聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表