電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 2128|回復(fù): 0
收起左側(cè)

[文件已評審] AD 2層 A64MB板評審報(bào)告20190322

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2019-4-18 17:19:25 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
您閱讀的評審報(bào)告自于凡億PCB QA評審組(www.fany-online.com) 8 X# q  I) N- W6 o0 A- o+ V# ]1 I5 c2 k+ H! r
------------------------------------------------------------------------------------& Z. q0 A: [4 ]9 L3 R. f+ @$ N4 o. M/ l2 ]. O4 {& Y
使用前請您先閱讀以下條款:. _% `; {+ `# Y! _, j
1.評審PCB全程保密不外發(fā),評審之后會(huì)進(jìn)行文件刪除,介意者不要發(fā)送文檔!
" n& R: t& W- m4 R9 P  f2.評審報(bào)告只是局部截圖并添加文字說明,如需更詳細(xì)的請內(nèi)容請聯(lián)系我們評審人員8 i/ r4 a& {& B
* P2 R" R/ D+ a7 e- N0 C3.評審意見僅供參考意見,由此造成的任何相關(guān)損失網(wǎng)站概不負(fù)責(zé)1 R/ a* u; |- D2 t& o: E+ R9 g2 @: B
------------------------------------------------------------------------------------; a" M. e. Y  D" Q- g  ?! f
一.布局問題
1.問題分析】:晶振Y2離對應(yīng)的管腳太遠(yuǎn),效果不佳,且晶振下方穿線了。
問題改善建議】:建議晶振靠近管腳擺放,且晶振是干擾源,對其進(jìn)行包地隔離處理,且下方不能穿線。
2.問題分析】:濾波電容放置的位置不對,太遠(yuǎn);起不到濾波效果。
問題改善建議】:建議濾波電容靠近對應(yīng)管腳擺放。
二.布線問題:
1.問題分析】:還存在尖角銅和孤島銅,容易產(chǎn)生不良信號反射,干擾信號;且孤島銅容易翹起。
問題改善建議】:建議放置cutout割除,對于大的島銅,可以放置地孔固定。
2.問題分析】:過孔打的有點(diǎn)亂,不僅影響美觀,且對后期布線會(huì)有不小的影響。
問題改善建議】:建議多使用對齊和等間距命令。
3.問題分析】:電源的走向,兩個(gè)濾波電容完全沒起到作用。
問題改善建議】:建議先經(jīng)過濾波電容濾波,再接入芯片管腳。
4.問題分析】:差分線離電源信號太近,容易被影響。
問題改善建議】:建議對差分信號進(jìn)行包地保護(hù)處理。
5.問題分析】:走線還存在直角和銳角,會(huì)產(chǎn)生不良的信號反射,干擾信號。
問題改善建議】:建議使用fill填補(bǔ)成鈍角或加淚滴。
6.問題分析】:晶振穿線了,下方的線會(huì)受到嚴(yán)重干擾。
問題改善建議】:晶振是干擾源,建議將下方的線移開。
7.問題分析】:差分的等長處理存在問題。
問題改善建議】:若是對外等長,兩根線一起走蛇形線,若是對內(nèi),則在焊盤的出口附近處理。
8.問題分析】:如圖所示,線寬大于管腳焊盤,這樣不利于后期的焊接。
問題改善建議】:建議用和焊盤一樣的線寬引出后再加粗。
三.生產(chǎn)工藝:
1.問題分析】:板框的keepout屬性勾選了,這樣出gerber文件時(shí),沒有板框。
問題改善建議】:做為板框,建議將keepout的勾選去掉。

6 @/ R) Y. l# Q& p8 T& n

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有賬號?立即注冊

x

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表