電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 1898|回復(fù): 0
收起左側(cè)

arm嵌入式培訓(xùn)班_在FPGA中植入嵌入式系統(tǒng)

[復(fù)制鏈接]

2607

主題

2607

帖子

7472

積分

高級會員

Rank: 5Rank: 5

積分
7472
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-7-28 14:41:35 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
arm嵌入式培訓(xùn)班_在FPGA中植入嵌入式系統(tǒng),   

   

  如今,由于可編程器件(如FPGA)容量大、性能高、成本相對較低的特性,這種平衡又在發(fā)生變化,以前硬件設(shè)計元素(如處理器及其外圍器件和邏輯塊)也可以轉(zhuǎn)移到軟領(lǐng)域(圖1)。因此,在整個開發(fā)周期內(nèi),靈活性可能更大,更改關(guān)鍵設(shè)計也更加方便,比如可以更改軟件與硬件實現(xiàn)之間的功能分區(qū),甚至更改處理器的選擇。

  與大量使用分立的現(xiàn)有處理器開發(fā)嵌入式系統(tǒng)相比,目前開發(fā)基于FPGA的處理器應(yīng)用程序的做法仍很少。盡管FPGA已確實廣泛應(yīng)用于與嵌入式系統(tǒng)處理器密切相關(guān)的外圍邏輯中,但除了可編程設(shè)計之外,處理器及其重要外圍器件仍保持著導(dǎo)線連接。

  
  


   

  圖1:隨著用戶買得起的高性能可編程器件的問世,設(shè)計工程師可將相當部分的硬件設(shè)計從硬連線平臺轉(zhuǎn)移到“軟”環(huán)境中,從而節(jié)省設(shè)計時間、簡化電路板設(shè)計并降低制造成本。

  部分原因來自于成本。FPGA的體積大、性能高,盡管能提供一個處理器的應(yīng)用平臺,但與性能相當?shù)姆至CU相比,它也更加昂貴。因此,采用FPGA方案所產(chǎn)生的額外費用限制了FPGA方案的應(yīng)用范圍。不過最近,賽靈思Spartan-3系列等器件消除了價格上的限制,當這些器件與合適的基于FPGA的處理器內(nèi)核相結(jié)合時,成本與收益的平衡將被打破。

  即使價格不再是限制FPGA作為主流嵌入式系統(tǒng)平臺的唯一障礙,但仍存在另一個更難處理的問題,即我們需要改變對可編程邏輯器件的總體看法。我們不能僅僅把它們看成集成邏輯塊的有效方法,而是需要擴大視野范圍,重新評估在器件(如FPGA)可重新配置的情況下我們對整個設(shè)計過程的看法。

  對“界面友好”開發(fā)模型的需求嵌入式算it行業(yè)嗎, ?低暻度胧矫嬖囶}, 深圳嵌入式一般工資, 嵌入式開發(fā)需求少, 嵌入式瀏覽器的發(fā)展, 對嵌入式課程的認識, 嵌入式臉盆怎么粘, 做嵌入式工程師, 木桶spa嵌入式, 高考中嵌入式, 嵌入式金本電工, 嵌入式擾動是指, 嵌入式開發(fā)教材, 嵌入式開發(fā)職業(yè)認知, vr中的嵌入式, 嵌入式ai上市公司, 硬件嵌入式開發(fā)經(jīng)歷, 嵌入式在線視頻, 嵌入式編程能力提升, rust嵌入式, 歐普嵌入式卡簧, 表格統(tǒng)計圖嵌入式,

  如果在更大范圍內(nèi)審度與嵌入式設(shè)計相關(guān)的FPGA現(xiàn)象,線索也許就在于微處理器本身的歷史。微處理器最初用于計算器,后來用于個人電腦。當器件價格只占一小部分產(chǎn)品成本時,隨著技術(shù)的進步,用戶界面友好的開發(fā)模型開始得到廣泛應(yīng)用(如高級編程語言C語言的應(yīng)用)。

  由于軟件具有很好的靈活性和強大功能,所以它們可以創(chuàng)建一種新的設(shè)計模式,該模式可以自由創(chuàng)建和修改大部分系統(tǒng)功能而無需重新設(shè)計硬件。采用C語言編寫嵌入式應(yīng)用程序,意味著眾多設(shè)計工程師可以獲得其強大功能和靈活性,這促使基于處理器的嵌入式設(shè)計成為電子產(chǎn)品的主流設(shè)計。

  FPGA可以大大增加系統(tǒng)中“軟”器件的數(shù)量,從而具有類似于引發(fā)設(shè)計革命的潛力。正如前文所述,大型可編程器件現(xiàn)在的價格使之足以與離散處理器系統(tǒng)競爭。為推動設(shè)計工程師采用FPGA器件作為嵌入式應(yīng)用平臺,需要一種用戶界面友好的開發(fā)方法。該方法既容易被大多數(shù)工程師理解,又能方便地將處理器、外圍硬件和軟件輕松集成在可編程平臺中。除此之外,一種在板極設(shè)計過程中集成FPGA設(shè)計的方法,可以讓用戶輕松應(yīng)對在新的“軟”設(shè)計模型中發(fā)生的變化。

  
  


   

  圖2:嵌入式產(chǎn)品智能包括軟件以及包含在FPGA中的軟連接系統(tǒng)器件,PCB僅成為器件智能連接外部世界的一個平臺。

  但當我們把FPGA看作系統(tǒng)平臺時,在HDL領(lǐng)域獲得必需的系統(tǒng)器件(例如處理器與外圍器件),并在寄存器轉(zhuǎn)換級實現(xiàn)它們的過程十分復(fù)雜。對那些目前還不是FPGA專家的大多數(shù)工程師來說,這是一個令人生畏的過程。

  但是,工程師在板級上開發(fā)同樣復(fù)雜的設(shè)計系統(tǒng)不會遇到這些困難,因為在板級上,系統(tǒng)的復(fù)雜性表現(xiàn)在用來創(chuàng)建設(shè)計的現(xiàn)有器件上,而工程師只是簡單地使用這些器件,并不需要了解其內(nèi)在復(fù)雜性。

  因此,挖掘FPGA作為主流嵌入式系統(tǒng)平臺的潛能,關(guān)鍵就在于提供當前板級設(shè)計與基于FPGA的系統(tǒng)設(shè)計之間的無縫轉(zhuǎn)換。

  
回復(fù)

使用道具 舉報

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表