|
布局:1.模塊化布局,由于VGA和網(wǎng)口位置已固定,根據(jù)飛線放置BGA后將其他模塊器件擺順
2.優(yōu)先放置SDRAM、FLASH模塊,兩片SDRAM 距離BGA BANK對稱放置,距離控制在800mil左右,其次布局Flash模塊其他器件,接著逆時針或順時針布局其他模塊
3.濾波電容優(yōu)先靠近管腳放置,電源采取L型布局
布線:
1.優(yōu)先布線SDRAM、FLASH,本次4層板只有兩個走線層,共8組數(shù)據(jù)線,地址線、時鐘線、使能線共一組采用菊花鏈拓?fù)浣Y(jié)構(gòu),走線會非常密集,需預(yù)規(guī)劃走線層數(shù),那些線走top層、那些線走bottom層,避免走線沖突,然后采取多根拉線方式拉到附近位置,直連或打孔連接,忽略DRC保證連通性即可,后期統(tǒng)一修線,修線時每組數(shù)據(jù)線等長滿足正負(fù)50mil,地址線、時鐘線、使能線一組滿足正負(fù)100mil,線距盡量滿足3W規(guī)則,F(xiàn)LASH 485接口走線采用類差分
2.BGA出線需合理調(diào)整扇孔位置使其便于出線,晶振為敏感器件采取類差分走線,同時進(jìn)行包地處理,視頻輸入和VGA靠近板邊走線稍微加粗到10mil左右
3.網(wǎng)口布線有兩對差分線,設(shè)置線寬4.1mil/線距8.5mil滿足100om阻抗要求,變壓器到RJ45走線除差分線均加粗到20mil,變壓器每一層均做挖空處理,防止干擾到其他信號
|
-
-
DEMO DM642開發(fā)板.tar
2021-8-17 14:37 上傳
點(diǎn)擊文件名下載附件
下載積分: 聯(lián)盟幣 -5
11.77 MB, 下載次數(shù): 483, 下載積分: 聯(lián)盟幣 -5
|