|
800.png (71.55 KB, 下載次數(shù): 86)
下載附件
保存到相冊
2016-11-13 15:31 上傳
' F6 J8 P/ z- u2 _( }
3 A3 n9 [$ B! q' a+ \
1.基極必須串接電阻,保護基極,保護CPU的IO口。/ i D+ S# c/ V4 w9 v' _
2 M7 w5 {+ d0 X% [: D8 {# y
2.基極根據(jù)PNP或者NPN管子加上拉電阻或者下拉電阻。" d7 I- L/ w/ q& O
1 q( a$ b0 G. g7 q, v/ U3.集電極電阻阻值根據(jù)驅(qū)動電流實際情況調(diào)整。同樣基極電阻也可以根據(jù)實際情況調(diào)整。+ K, I; t9 {" r& J _
5 G$ N7 c- Z5 ?# ^. w+ @
基極和發(fā)射極需要串接電阻,該電阻的作用是在輸入呈高阻態(tài)時使晶體管可靠截止,極小值是在前級驅(qū)動使晶體管飽和時與基極限流電阻分壓后能夠滿足晶體管的臨界飽和,實際選擇時會大大高于這個極小值,通常外接干擾越小、負載越重準許的阻值就越大,通常采用10K量級。9 U! a. ` `2 P
. B2 ^; r2 V, A
防止三極管受噪聲信號的影響而產(chǎn)生誤動作,使晶體管截止更可靠!三極管的基極不能出現(xiàn)懸空,當輸入信號不確定時(如輸入信號為高阻態(tài)時),加下拉電阻,就能使有效接地。& i8 j) U4 _/ I7 ?, H
/ A5 W7 i7 \4 ?! e" _& L特別是GPIO連接此基極的時候,一般在GPIO所在IC剛剛上電初始化的時候,此GPIO的內(nèi)部也處于一種上電狀態(tài),很不穩(wěn)定,容易產(chǎn)生噪聲,引起誤動作!加此電阻,可消除此影響(如果出現(xiàn)一尖脈沖電平,由于時間比較短,所以這個電壓很容易被電阻拉低;如果高電平的時間比較長,那就不能拉低了,也就是正常高電平時沒有影響)!
5 @0 V2 t9 \% p9 y# z
( l i( k! q: n4 [7 @9 r但是電阻不能過小,影響泄漏電流!(過小則會有較大的電流由電阻流入地)- T0 _- f) T. \
n3 g# |& G4 I+ L) m1 \5 m當三極管開關(guān)作用時,ON和OFF時間越短越好,為了防止在OFF時,因晶體管中的殘留電荷引起的時間滯后,在B,E之間加一個R起到放電作用。
1 A, }* a2 n+ |+ F; ?/ a/ j6 q/ i4 n) _' M7 Q/ R0 ?' c* d2 T2 p
$ L# h7 x) Z$ H; O0 A
! e6 M( y- ~1 j% T$ \ |
|