即:在MIPI信號(hào)線下方的參考層不能被分割或有間隙,不能被其它走線截?cái)?/div>
最好是有一整片的地層,如果做不到,至少要保證MIPI信號(hào)線下方的參考層比MIPI信號(hào)層每邊要寬4W以上(W即MIPI信號(hào)線走線寬度);
2 M2 f/ @- ?% t) |( t
3.等長(zhǎng):
MIPI線對(duì)之間的長(zhǎng)度誤差要控制在10mil以內(nèi)(嚴(yán)格控制等長(zhǎng)誤差在5mil以內(nèi))。
線對(duì)與線對(duì)之間的長(zhǎng)度誤差控制在100mil以內(nèi);
等長(zhǎng)是為了保證兩個(gè)差分信號(hào)能同時(shí)到達(dá)接收端。
在做等長(zhǎng)時(shí),要注意對(duì)稱性,繞蛇形線時(shí)不能太密集,應(yīng)為4W,等長(zhǎng)盡量在焊盤附近解決,以倒角形式來走線,不能隨意改變線寬和線距;
/ e- i! g7 b& e* \6 g
4.對(duì)稱性:
MIPI線始終保持等長(zhǎng)和等距。
對(duì)稱是為了保證走線阻抗一致,減少反射。對(duì)稱性不好會(huì)使信號(hào)失真,導(dǎo)致不穩(wěn)定或無圖;
, N ^2 W2 q; _, L" _) G5.等距:
在MIPI走線時(shí),一般要保證DP/DN在走線的過程中保持等距,保證一定的耦合程度,在走線時(shí),線對(duì)之間要保持2W的距離;
$ a( I, y- c% M. o+ d6.遠(yuǎn)離干擾:
MIPI線對(duì)之間要保持至少2W以上的間距,MIPI信號(hào)線應(yīng)遠(yuǎn)離其它高速、高頻信號(hào)(并行數(shù)據(jù)線、時(shí)鐘線等),至少保持3W以上的距離且絕不能平行走線。
對(duì)開關(guān)電源這一類的干擾源更應(yīng)遠(yuǎn)離。
# T4 H7 M: Z, k8 f4 T2 c- Y2 O
7.過孔:
MIPI信號(hào)線盡量不要打過孔,如有過孔則線對(duì)上的兩根線都要有(保持對(duì)稱性),信號(hào)線換層后參考層也要在靠近信號(hào)線的過孔處打孔換層。
MIPI差分走線的設(shè)計(jì)中最重要的規(guī)則就是匹配線長(zhǎng),其它的規(guī)則都可以根據(jù)設(shè)計(jì)要求和實(shí)際應(yīng)用靈活處理。
& R% G; e( H. B# b1 q; ?
$ K- a9 T- u! W$ i$ s& S6 I4 X
各類信號(hào)布線注意事項(xiàng)
1.差分信號(hào)高速串行總線的普及,使得單板上差分信號(hào)越來越多,對(duì)高速差分信號(hào)的處理主要有以下布線要求:
- 各類差分線的阻抗要求是不同的,根據(jù)設(shè)計(jì)要求,通過阻抗計(jì)算軟件計(jì)算出差分阻抗和對(duì)應(yīng)的線寬間距,并設(shè)置到約束管理器。
- 差分線通過互相耦合來減少共模干擾,在條件許可的情況下要盡可能平行布線,兩根線中線不能有過孔或其他信號(hào)。
- 差分對(duì)需要嚴(yán)格控制相位,所以對(duì)內(nèi)需要嚴(yán)格控制等長(zhǎng)。
- 為減少損耗,高速差分線換層時(shí)可以在換層孔的附近添加過孔。" c, \' U# j6 y* y$ w
4 r5 l4 o5 X+ }6 C, o& ^
# i5 M; i4 i, [8 F- q1 T: \
2.高速總線DDR FSB等高速總線的共同特征就是一般都分為數(shù)據(jù)、地址、時(shí)鐘、控制、命令等不同種類的信號(hào),并且有相應(yīng)的時(shí)序操作關(guān)系。
在布線的時(shí)候需要考慮對(duì)這些種類進(jìn)行區(qū)分,并了解時(shí)序要求進(jìn)行等長(zhǎng)控制。
對(duì)高速總線的處理主要體現(xiàn)在以下幾點(diǎn):
1.阻抗控制:
各類總線的阻抗要求略有不同,可以根據(jù)設(shè)計(jì)要求,通過阻抗計(jì)算軟件來計(jì)算出相應(yīng)的阻抗設(shè)計(jì)方案。
2.同組同層:
同一組信號(hào)需要走在一起,條件允許的情況下,盡量走在同一層,這樣使得同一組信號(hào)的周圍環(huán)境也會(huì)比較相似,包括過孔的長(zhǎng)度和過孔的STUB也是一致的,在控制時(shí)序的時(shí)候也相對(duì)比較容易些。
同時(shí)同組同層也是串?dāng)_控制的需要。
3.時(shí)序等長(zhǎng):
按照時(shí)序要求做等長(zhǎng)控制。
. m+ s6 s% }; z& G
% p+ e8 z$ S, R' x, u% s& z3.時(shí)鐘線時(shí)鐘的處理方法也是在PCB布線時(shí)需要特別重視的。
有經(jīng)驗(yàn)的設(shè)計(jì)工程師會(huì)在一開始就理清時(shí)鐘線,明確各種時(shí)鐘之間的關(guān)系,布線的時(shí)候就能處理得更好。
并且時(shí)鐘信號(hào)也經(jīng)常是
emc設(shè)計(jì)的難點(diǎn),需要過EMC測(cè)試指標(biāo)的項(xiàng)目要尤其注意。
時(shí)鐘線除了常規(guī)的阻抗控制和等長(zhǎng)要求外,還需要注意以下問題:
- 時(shí)鐘線盡量選擇優(yōu)選布線層。
- 時(shí)鐘信號(hào)盡量不要跨份額,更不要沿著分割區(qū)布線。
- 注意時(shí)鐘信號(hào)與其他信號(hào)的間距,至少滿足3W。
- 有EMC要求的設(shè)計(jì),較長(zhǎng)的時(shí)鐘線盡量選擇內(nèi)層布線。
- 注意時(shí)鐘信號(hào)的端接匹配: q7 w( s! i5 }
/ R; Y4 ^8 b- b5 z9 H: c8 e
0 Y5 C7 f& @. ?/ A: s7 {4.模擬信號(hào)模擬信號(hào)的主要特點(diǎn)是抗干擾性差,布線時(shí)主要考慮對(duì)模擬信號(hào)的保護(hù)。
對(duì)模擬信號(hào)的處理主要體現(xiàn)在以下幾點(diǎn):
- 為增加其抗干擾能力,走線要盡量短。
- 部分模擬信號(hào)可以放棄阻抗要求,走線可以適當(dāng)加粗。
- 限定布線區(qū)域,盡量在模擬區(qū)域內(nèi)完成布線,遠(yuǎn)離數(shù)字信號(hào)。
9 @% }1 y3 ]8 u. U& ^5 E6 [
0 i. A/ i* l9 t' A t9 L1 c" E4 q8 p5.接口信號(hào)常見的接口有RJ-45、USB、HDMI等,有高速的也有低速的,在此舉一個(gè)最常見的接口,網(wǎng)口的處理方式。
在布線方面除了需要遵循高速差分的布線原則外還需要注意:
- RJ-45本身接機(jī)殼地(保護(hù)地PGND),此地平面要從變壓器下面開始與單板內(nèi)部數(shù)字地隔離,變壓器中間對(duì)應(yīng)的所有層建議掏空。
- 所有外來信號(hào)都不得在變壓器下方布線,更不允許信號(hào)從初、次級(jí)中間穿過。: n7 d' F7 X4 K {
$ g/ V( v8 F- `7 b0 j看到這里,我想你已經(jīng)開始手癢癢了吧. x V: N+ o! Z- q
如何?要不要馬上打開嘉立創(chuàng)EDA嘗試一波?。
" L, a6 w8 x4 w" |) N8 u( e
, Y* r& E" {) W( ~仔細(xì)閱覽后可以再收藏轉(zhuǎn)發(fā)哦!好文章要讓更多人看到嘛
! E% |; {' O9 b% y9 B" F2 E
5 E2 b C) E8 c. M6 b$ k文章名稱:PCB走線規(guī)則與各類信號(hào)布線注意事項(xiàng)
文章作者:攻城獅晨哲
: W2 ~; T& s$ ?, E% {3 Q
好啦,你還有什么想了解的嗎?歡迎伙伴們?cè)谠u(píng)論區(qū)滴滴,補(bǔ)充更多干貨!
如果你認(rèn)為有用,就點(diǎn)贊、關(guān)注或轉(zhuǎn)發(fā)一下吧!
r2 S, ?6 v2 H1 Z9 O
嘉立創(chuàng)EDA出教育版了!團(tuán)隊(duì)協(xié)作,布置作業(yè),批量評(píng)分,方便管理……& t% J; L" [7 k
不收取任何費(fèi)用,國產(chǎn)嘉立創(chuàng)EDA支持高校課程建設(shè),一直在路上!. I( O2 o1 [" ]+ ^% _: w/ O# ~
教育版申請(qǐng)入口
q( K: _9 i* ?( o7 |* R