MS5221描述 MS5221/5221M是一款12bit單通道輸出的電壓型DAC,接口采用三線串口模式,可以兼容TMS320、SPI、QSPI和Microwire串口。MS5221/5221M數(shù)據(jù)有16bit,包括控制字節(jié),和12bitDAC數(shù)據(jù)。MS5221/5221M電源范圍是2.7V到5.5V。內(nèi)部集成電阻串分壓輸出接到一個AB類輸出、軌到軌輸出放大器,其增益是6dB放大輸出,輸出驅(qū)動放大器提高了穩(wěn)定性且降低了建立時間。 MS5221 采用 SOP8 封裝,MS5221M 采用 MSOP8 封裝。 主要特點 12bit 精度 可編程建立時間 3us 或 9us 兼容 TMS320,SPI,QSPI 和 Microwire 接口 內(nèi)部上電復(fù)位 集成 REF 緩沖器 輸出范圍是 2 倍的基準(zhǔn)電壓 對溫度不敏感 軟件、硬件 Power down 電源電壓:2.7V5.5V 應(yīng)用 數(shù)字伺服系統(tǒng)控制 數(shù)字補償和增益調(diào)節(jié) 工業(yè)過程控制 機械和移動控制設(shè)備 大容量存儲設(shè)備 封裝圖
: y" q9 h' y1 n8 N J4 q3 e
; J7 ]) _4 {0 {! [2 V* H$ d管腳圖
' Z5 _% A, I) r8 J) r- [
6 f" S ^8 p$ F/ O4 G/ P管腳說明圖
' z+ n. r/ C d
6 }$ Z( u* ^7 d, L8 S( [5 m3 f內(nèi)部框圖 8 k0 S) f% Q# z% S# N( E
) X9 W7 n$ F- i y+ ^4 `
極限參數(shù) 8 h- @! h1 ~% R, F
, _2 h/ d: S; }- {! b% @$ s6 ^1 s6 }. u/ N, M+ L; h g2 Z$ B; j
4 j1 y1 V8 D( U* }; L
應(yīng)用說明 MS5221/5221M 是一個 12bit 單電源的數(shù)模轉(zhuǎn)換器,其架構(gòu)采用電阻陣列結(jié)構(gòu),集成了串行接口、速率和關(guān)斷邏輯控制、基準(zhǔn)輸入緩沖器、電阻串和輸出軌到軌放大器。 輸出電壓可以表示為: 7 j1 w5 E! I; v' x7 B* B. m' t: {
) D g* n# |$ J) GD 代表輸入的數(shù)字量。 串行接口 器件在 FS 的下降沿開始按位輸入數(shù)據(jù)(開始為高電平有效),在 16bit 都被轉(zhuǎn)移后或 FS 變高時,內(nèi)部 DAC 更新對應(yīng)的輸出電平。 數(shù)據(jù)格式 MS5221/5221M 的數(shù)據(jù)字有兩部分構(gòu)成:控制位(D15D12)和數(shù)字?jǐn)?shù)據(jù)(D11D0)。
9 r Z8 V( o Z; s2 G! @- x, L
$ u7 h9 y* g) B. e0 z) x' D) FSPD:速率控制,1 為快速模式,0 為慢速模式; PWR:功耗控制,1 為關(guān)斷模式,0 為正常工作模式; 電源供電旁路和地管理 為了提高系統(tǒng)性能,PCB 設(shè)計時應(yīng)將模擬地和數(shù)字地分別接不同的地連接層,兩個地板面應(yīng)在系統(tǒng)的低阻抗節(jié)點處連接在一起。最好將 DAC 的 AGND 連到系統(tǒng)的模擬地,以確保模擬地電流能夠很好的管理,且模擬地連接線的的壓降可忽略。 芯片電源和地之間應(yīng)接 0.1uF 的陶瓷去耦電容,且安裝在離芯片盡可能近的地方。使用磁環(huán)可進(jìn)一步將系統(tǒng)的模擬電源和數(shù)字電源分開。
5 E) S. Z6 Y$ O' S9 ~ |