作者:一博科技高速先生成員 姜杰 設(shè)計組有個小伙子叫小博,入職剛滿一年,今天收到了公司發(fā)來的暖心郵件。
7 A. a4 Y9 S! R# p4 ?9 R3 H 他卻高興不起來,因為昨晚收到了一封電源仿真結(jié)果的郵件:自己獨立接手的第一個設(shè)計任務(wù),到了投板的節(jié)骨眼,直流壓降有問題。
) ^2 {5 t5 c3 ?, T4 o正可謂:. ~- g; p& B9 J- C' r. E( u9 T2 d
曾因壓降夜難寐,猶為阻抗困愁城。
- o4 d6 E8 ?5 t! V: p世間無限丹青手,一片憂心畫不成。
, t! l" |& [$ W- h! y小博一夜難眠,一大早就來求助高速先生。
3 a" ?% B) x" i' @* l 看著小博急切又期待的眼神,高速先生認真查了下板,最后給出的建議是,問題不大,不改平面不加層,動動走線就能行。小博半信半疑…… v+ B0 e- Q. _- G" m
電源的直流壓降,作為衡量電源性能的一個重要指標(biāo),用電芯片端的要求通常會以電壓百分比的方式給出,例如下表的DDR5的VDD,直流壓降要求為-3%~+6% 4 H% w" Z% Q+ J5 t$ t& ~3 z) R
不過,越來越多的芯片手冊直接對電源路徑的直流電阻提出要求,以DCR(Direct Current Resistance)阻值的形式給出。# j( N |: F* W# V: q5 y! r1 J& P
8 ]4 h" o) p+ q% N1 _9 ^( v
2 L' s% u8 J% t/ t: U$ H" M再來看看小博遇到的這個電源,電源電壓0.85V,用電芯片端的壓降要求:-1%~-+1%.! {1 ^# d. i$ |; z
原設(shè)計文件的仿真結(jié)果如下:VRM輸出916mV,到達用電芯片的電壓為833mV,不滿足壓降要求。
4 p$ P2 K% p4 | d& ]8 p- m+ N& l% \( B9 ~5 W
: k( ?; H. ?) x: b& `
此時,電源DCR為2.66mΩ。
- [; \8 H# E# |/ }. d9 v9 L# O! M
" p" q$ b7 l# [8 P% R5 u1 M$ y- u4 g3 P4 Z# A) M0 ?
按照高速先生的建議,微調(diào)走線后,用電芯片的電壓增加至846mV。
2 e: p& z' R+ A6 ~$ e2 P v1 H 結(jié)果竟然達標(biāo)了!小博驚掉了下巴,這……* a" W9 C( k1 I/ j) ^$ k/ g
( X( r2 l. Q$ k% r3 l
. k1 ?6 w: T5 i! ]電源DCR卻保持不變,仍然是2.66mΩ
3 V% X7 ?5 H) a$ F5 k8 `: Y3 s) L
+ A8 p/ U" D- {! [; L- Q% L' @0 d* g
修改前后的電源通道完全沒有變化,電源DCR均為2.66mΩ,可是用電芯片端的電壓怎么就神奇的抬起來了呢?玄機就在電源輸出的變化。/ X8 @: L" T0 }7 k# n0 {
修改前,VRM輸出916 mV。! G2 ?! o, _. ]/ ~4 \
L, i3 Y+ {$ c$ H
# I: }5 ]* l3 `$ A/ m. n2 ?
修改后,VRM輸出增加至929mV。' e6 b, u }* [) r( n4 s
* N7 K- q: x7 T& h" _) W0 R0 I: k/ `
6 [4 J1 Q6 `: @2 rVRM輸出電平抬高,電源路徑壓降不變,用電芯片端的電壓可不就水漲船高嘛。% i! D' L3 [' }" @
有經(jīng)驗的layout攻城獅應(yīng)該已經(jīng)猜到了小博的問題出在哪了。
* X7 a+ ^- W# ~+ |# [& T
$ q4 b- x; ]" U1 ]+ L; }& I6 m. n1 r7 V" Y- h! Z7 h( `% b: E8 H
沒錯,由于經(jīng)驗不足,小博原設(shè)計的電壓反饋點設(shè)置在了近端,太靠近VRM。
4 F" l8 c9 @" e* P; @: n 為了抬高VRM的輸出電平,高速先生建議將反饋點調(diào)整至遠端,修改后的版本如下,靠近了用電芯片:
7 E1 G; F( \, m# F. C$ M
; `* w e6 T9 i6 i! h+ n9 `) V, j& k- _1 b$ u8 A) C% d0 i
僅通過調(diào)整VRM的電壓反饋走線,不涉及電源平面和層疊的修改,就能讓用電芯片的電壓滿足要求,簡直是懶人福音,不過,前提是VRM有電壓反饋的功能,而且,電壓輸出調(diào)整幅度也有一定的范圍,不能任性。% a9 i7 l8 R- y- l
與電壓百分比的方式相比,有些芯片手冊對電源DCR提出要求也有它的道理,它可以更加直接的反映電源通道本身的參數(shù)。作為電源通道的重要組成部分,電源平面可以視為方塊電阻,而方塊電阻的阻值與面積和厚度有關(guān),因此,DCR的大小也與銅皮的有效面積和厚度有關(guān)系。+ c5 Q+ S& ]8 G' U: E1 h
這里可以再做個仿真對比,說明DCR的變化對電源的影響。還是使用上面的仿真文件,為了簡化問題,刪除了電壓反饋線,VRM輸出電壓將保持為0.85V,對比不同銅厚帶來的變化。按照當(dāng)前的電源平面和層疊設(shè)置,直流壓降仿真結(jié)果如下:
5 z7 u/ b# ^4 K* j. } 因為通道沒有變化,電源路徑直流壓降仍然是83mV,電源DCR也保持不變,2.66mΩ。. I \& m. ^9 o! r
我們把電源平面的銅厚由1oz增加到2oz,其它不變,再來看看仿真結(jié)果: / J% r& `7 p; e' y) F- a6 O
由于電源平面的銅厚增加,電源DCR由2.66mΩ減小到2.48mΩ,直流壓降也從83mV降低至76mV。由此可見,電源通道本身的優(yōu)化確實可以減小DCR,進而改善壓降。
) h7 B$ S/ K4 H; S經(jīng)驗豐富的攻城獅都知道,在單板設(shè)計后期改動電源通道耗時費力,因此根據(jù)壓降和通流要求提前規(guī)劃電源就顯得格外重要。當(dāng)然了,走彎路也是學(xué)習(xí)的一種方式,雖然效率不是最高的,但是,一定是記憶最深刻的,小博應(yīng)該深有感觸。
* @& C6 E( J/ B6 f' j) N! y5 q |