電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 3238|回復: 4
收起左側

愛普生晶振電路中負載電容C1 C2電容的選擇

[復制鏈接]

16

主題

26

帖子

738

積分

二級會員

Rank: 2

積分
738
跳轉到指定樓層
樓主
發(fā)表于 2017-2-20 14:47:55 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
只有在電路中使用晶體諧振器,才需要考慮負載電容問題。在選擇時需要依據(jù)以下三個基本原則:
" E) m- C9 o$ j4 Z. N1 c(1):因為每一種晶振都有各自的特性,所以最好按制造廠商所提供的數(shù)值選擇外部元器件。
(2):在許可范圍內(nèi),C1,C2值越低越好。C值偏大雖有利于振蕩器的穩(wěn)定,但將會增加起振時間。
(3):應使C2值大于C1值,這樣可使上電時,加快晶振起振。
愛普生晶振 FA-20H
在石英晶體諧振器和陶瓷諧振器的應用中,需要注意負載電容的選擇。不同廠家生產(chǎn)的石英晶體諧振器和陶瓷諧振器的特性和品質都存在較大差異,在選用時,要了解該型號振蕩器的關鍵指標,如等效電阻,廠家建議負載電容,頻率偏差等。在實際電路中,也可以通過示波器觀察振蕩波形來判斷振蕩器是否工作在最佳狀態(tài)。示波器在觀察振蕩波形時,觀察OSCO管腳(Oscillatoroutput),應選擇100MHz帶寬以上的示波器探頭,這種探頭的輸入阻抗高,容抗小,對振蕩波形相對影響小。(由于探頭上一般存在10~20pF的電容,所以觀測時,適當減小在OSCO管腳的電容可以獲得更接近實際的振蕩波形)。工作良好的振蕩波形應該是一個漂亮的正弦波,峰峰值應該大于電源電壓的70%。若峰峰值小于70%,可適當減小OSCI及OSCO管腳上的外接負載電容。反之,若峰峰值接近電源電壓且振蕩波形發(fā)生畸變,則可適當增加負載電容。用示波器檢測OSCI(Oscillatorinput)管腳,容易導致振蕩器停振,原因是:
部分的探頭阻抗小不可以直接測試,可以用串電容的方法來進行測試。如常用的4MHz石英晶體諧振器,通常廠家建議的外接負載電容為10~30pF左右。若取中心值15pF,則C1,C2各取30pF可得到其串聯(lián)等效電容值15pF。同時考慮到還另外存在的電路板分布電容,芯片管腳電容,晶體自身寄生電容等都會影響總電容值,故實際配置C1,C2時,可各取20~15pF左右。并且C1,C2使用瓷片電容為佳。
愛普生晶振FC-135
問:如何判斷電路中晶振是否被過分驅動?
答:電阻RS常用來防止晶振被過分驅動。過分驅動晶振會漸漸損耗減少晶振的接觸電鍍,這將引起頻率的上升。可用一臺示波器檢測OSC輸出腳,如果檢測一非常清晰的正弦波,且正弦波的上限值和下限值都符合時鐘輸入需要,則晶振未被過分驅動;相反,如果正弦波形的波峰,波谷兩端被削平,而使波形成為方形,則晶振被過分驅動。這時就需要用電阻RS來防止晶振被過分驅動。判斷電阻RS值大小的最簡單的方法就是串聯(lián)一個5k或10k的微調電阻,從0開始慢慢調高,一直到正弦波不再被削平為止。通過此辦法就可以找到最接近的電阻RS值。

6 {5 w1 w, M( k3 @' P( o

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有賬號?立即注冊

x
回復

使用道具 舉報

沙發(fā)
發(fā)表于 2017-2-20 16:30:09 | 只看該作者
多謝分享。。!
該會員沒有填寫今日想說內(nèi)容.
回復 支持 反對

使用道具 舉報

板凳
發(fā)表于 2017-2-20 21:13:43 | 只看該作者
樓主對晶體研究的很深入!
回復 支持 反對

使用道具 舉報

0

主題

80

帖子

402

積分

一級會員

Rank: 1

積分
402
地板
發(fā)表于 2017-3-9 12:44:40 | 只看該作者
內(nèi)容深刻,謝謝分享
回復 支持 反對

使用道具 舉報

36

主題

568

帖子

1454

積分

三級會員

Rank: 3Rank: 3

積分
1454
5#
發(fā)表于 2020-2-3 22:31:11 | 只看該作者
下來看看。。。
回復 支持 反對

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關注微信 下載APP 返回頂部 返回列表