在pcb設(shè)計中,Design Rule設(shè)計規(guī)則是關(guān)系到一個PCB設(shè)計成敗的關(guān)鍵。所有設(shè)計師的意圖,對于設(shè)計的功能體現(xiàn)都通過設(shè)計規(guī)則這個靈魂來驅(qū)動和實現(xiàn)。精巧細致的規(guī)則定義可以幫助設(shè)計師在PCB布局布線的工作中得心應手,節(jié)省工程師的大量精力和時間,幫助設(shè)計師實現(xiàn)優(yōu)秀的設(shè)計意圖,大大方便設(shè)計工作的進行。
5 N1 }# C6 k# b2 |, D+ w
1 J) x. A5 R* H4 a; R 整個PCB設(shè)計都需要遵守規(guī)則定義。包括最基本的電氣規(guī)則(間距,短路斷路),布線規(guī)則(線寬,走線風格,過孔樣式,扇出等),平面規(guī)則(電源地平面層連接方式,鋪銅連接方式);以及其他常用的輔助規(guī)則如布局規(guī)則,制造規(guī)則,高速設(shè)計規(guī)則,信號完整性規(guī)則等等。在設(shè)計完成之后,還可進行規(guī)則檢查Design Rule Check來重新審視您的設(shè)計,看看有無違反規(guī)則的情況發(fā)生并加以改進和完善。$ P6 t1 S5 O* f; N
( L& B- {' m+ X& ~; f- E設(shè)計規(guī)則方面都有哪些要求和困惑?0 p% m1 s- u7 L
$ F5 M. m+ {& Z& g8 _9 @ | 一說到PCB設(shè)計規(guī)則,總會引起廣大設(shè)計師的興趣,也會冒出一大堆關(guān)于設(shè)計規(guī)則方面的問題,要求和困惑。比如,如下疑問各位肯定經(jīng)常交流,絲毫也不會陌生:* F7 ^8 x3 T8 l, v
; f' u4 J- C1 k$ x; S b: A
首先,我見過有人的設(shè)計規(guī)則設(shè)置的非常合理,正合我意,請問如何借鑒到我的設(shè)計中來?8 M8 l) Y% D, v. O0 e9 ^8 k( d
& T ]5 ^. h: M; V' h2 Z& x
如何設(shè)置不同的安全間距,比如多管腳器件之間的焊盤間距設(shè)置小一點?1 ]- @% a) Q! z$ Z1 b
' n* }1 [7 m+ `4 I/ ^如何設(shè)置鋪銅與過孔之間的連接樣式,比如直連還是花型連接?
3 j0 w6 i. s6 I5 ?! I7 m3 u& {
' L# k. f5 Q" Y) U* j鋪銅最好不要鋪到板邊,這樣在以后的使用中可能會出現(xiàn)機械問題?煞裨O(shè)置鋪銅與板邊之間留有一定空間,比如間距為20mil?8 J* l* N" ~3 E$ w4 d: ]; b6 D
+ ^- s; z& W* ^2 b' ?2 x) K, Y" q重要網(wǎng)絡(luò)比如電源和地的線寬如何設(shè)置得寬一些?. u2 J; ^" x) |; g/ V
; M: V+ ~' _, s' S
如何將不同的區(qū)域設(shè)置不同的規(guī)則?. M$ a: v9 ]* t/ }( a9 O
5 F& l [ E0 `; ^9 O! u如何使用Query 查詢語句來自定義自己個性化的設(shè)計規(guī)則?8 i7 m! l0 ?8 _" ~. A& o' H X
0 E/ G$ I1 P3 O1 [2 W' U, w+ |# V其它…...
* P# y; e$ \+ k+ c9 i; j' s) @: y2 V8 _/ x; a. O. U! l
本次小技巧解決問題2。介紹Altium designer新版本對于高密器件內(nèi)焊盤間距規(guī)則的簡單處理方法(看官們請注意:之前的版本是沒有此選項的。之前工程師布局布線完成后,DRC一檢查,高密度器件一片綠!!管腳太密違反最小間距)。
' L8 S E$ Z1 y1 W( G! \4 k' v) P4 B
高密器件內(nèi)的焊盤間距選項; p# @7 C* B1 t+ L" a e( h
% R$ w6 Q6 T* ~' F1 b 對于高密度管腳的元器件來說,器件內(nèi)焊盤之間的間距一般很小,比如6mil,而整個PCB的最小安全間距設(shè)置如果是8mil,那么元器件焊盤的間距明顯違反了規(guī)則設(shè)置。在規(guī)則檢查時或在線編輯時會一直綠色高亮來顯示違規(guī)。這種違規(guī)顯然是不需要處理的,我們應該修正規(guī)則設(shè)置來消除綠色高亮顯示。在原來的處理辦法中,是用query語言單獨為這個器件定義不同的安全間距規(guī)則,并設(shè)置為高優(yōu)先級。在新的版本中,只需要簡單的勾選選項即可解決這個問題,即忽略封裝內(nèi)的焊盤間距Ignore Pad to Pad clearance within a footprint。如下圖所示。0 `# t8 t* K& ~6 H8 ]
: Y) X: U1 \; v* C, b6 C
4 e1 b) N' N" z. i2 t6 [7 ? ]用此選項勾選非常簡便。不需要原來那樣用Query語句InComponent('U1') ,然后設(shè)置其最小安全間距為6mil,并設(shè)為最高間距優(yōu)先級。 披星戴月奮戰(zhàn)在PCB布局布線第一線的,有智有勇又有謀略的斗戰(zhàn)士們,你的行頭裝備和武器工具是否齊全?用起來可還順手?法器功能是否運用正常?Altium Designer這款功能強大的設(shè)計工具,同樣也有許多巧妙機關(guān)和妙計補給。請選擇你最感興趣的問題,我們在后續(xù)對top popular的問題發(fā)放通關(guān)秘籍! 注:如果上面所列7項不能代表你的問題,請備注到第8項其他。
+ E# a- L0 c: ?) b2 o6 o4 |# o
原文:http://www.altium.com.cn/blog/pcb設(shè)計規(guī)則小技巧-——-高密器件焊盤間距?utm_source=altiumdatabase&utm_medium=email&mkt_tok=eyJpIjoiTjJGaVlXWXhPV1JrWTJKaSIsInQiOiJOdm5iYjRXOEo4a0g3SWJydDV2a1ZcL3VLMnN3ekNkaXg4NCtnUDNxOE9QUHlJMlhDQU1sWUJJZkgxdGZsQjlCeG1Sd3dhWURLOXVsdjZJalY4M3B1TzNtdkVGNWlYalRoaHpXRU5udWNjY3hMd0ZJSDVNMG14UUtnbUhMeE5uR3IifQ%3D%3D
9 V5 A6 v& q8 v7 z5 a |