|
目前的信號(hào)處理系統(tǒng)一般需要混合信號(hào)器件,例如模數(shù)轉(zhuǎn)換器 (ADC)、數(shù)模轉(zhuǎn)換器 (DAC)和快速數(shù)字信號(hào)處理器 (DSP)。由于需要處理寬動(dòng)態(tài)范圍的模擬信號(hào),因此擁有高性能ADC 和 DAC 顯得更加重要。在惡劣的數(shù)字環(huán)境內(nèi),能否保持寬動(dòng)態(tài)范圍和低噪聲與采用良好的高速電路設(shè)計(jì)技術(shù)密切相關(guān),包括適當(dāng)?shù)男盘?hào)路由、去耦和接地。過去,一般認(rèn)為“高精度、低速”電路與所謂的“高速”電路有所不同。對(duì)于 ADC 和DAC,采樣(或更新)頻率一般用作區(qū)分速度標(biāo)準(zhǔn)。不過,以下兩個(gè)示例顯示,實(shí)際操作中,目前大多數(shù)信號(hào)處理 IC 真正實(shí)現(xiàn)了“高速”,因此必須作為此類器件來對(duì)待,才能保持高性能。DSP、ADC 和 DAC 均是如此。所有適合信號(hào)處理應(yīng)用的采樣 ADC(內(nèi)置采樣保持電路的 ADC)均采用具有快速上升和下降時(shí)間(一般為數(shù)納秒)的高速時(shí)鐘工作,即使吞吐量看似較低也必須視為高速器件。
' B* ?" B f4 C% ?0 W! g
9 K: S ?# ^1 `, \
, C3 W3 r$ Z& Z A. n* ] |
|