電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 77|回復(fù): 0
收起左側(cè)

技術(shù)資訊 I 如何利用低功耗設(shè)計(jì)技術(shù)實(shí)現(xiàn)超大規(guī)模集成電路(VLSI)的電源完整性?

[復(fù)制鏈接]

298

主題

302

帖子

2165

積分

三級會員

Rank: 3Rank: 3

積分
2165
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-8-2 16:01:00 | 只看該作者 回帖獎勵 |倒序?yàn)g覽 |閱讀模式
本文要點(diǎn)


  • 超大規(guī)模集成電路 (Very large scale integration,VLSI) 是一種主流的集成電路 (IC) 設(shè)計(jì)模式。
  • 芯片尺寸微型化有助于降低單個(gè)晶體管的功耗,但同時(shí)也提高了功率密度。
  • 先進(jìn)封裝的低功耗設(shè)計(jì)趨勢勢頭未減,而更新的技術(shù)有助于在不犧牲計(jì)算性能的情況下降低器件的功耗。

    如今的集成電路 (IC) 與二十多年前的集成電路有著天壤之別。新一代的芯片面積更小,但集成了盡可能多的功能,采用了先進(jìn)的處理節(jié)點(diǎn)和獨(dú)特的架構(gòu),以實(shí)現(xiàn)整個(gè)芯片的高能效信號傳輸。摩爾定律所涉及的不僅是晶體管柵極尺寸變小,也涵蓋了低功耗架構(gòu)。

    隨著電子產(chǎn)品的尺寸不斷微型化,芯片設(shè)計(jì)人員需要考慮采用新的方法來實(shí)現(xiàn)和擴(kuò)展低功耗設(shè)計(jì)技術(shù)。用于數(shù)據(jù)中心、人工智能、視覺和許多其他應(yīng)用的處理器性能強(qiáng)大,集成的功能也越來越多,因此預(yù)計(jì) VLSI 設(shè)計(jì)的功率密度也會增加。低功耗設(shè)計(jì)技術(shù)和新技術(shù)可以應(yīng)對總功耗增加的挑戰(zhàn),確保新產(chǎn)品性能可靠,并支持?jǐn)U展到更小的技術(shù)節(jié)點(diǎn)。


    即使采用了低功耗設(shè)計(jì)工藝,GPU 仍會嚴(yán)重發(fā)熱

    1
    功耗的主要方面

    許多先進(jìn)集成電路(如專用 SoC 和通用處理器)中使用了較新的芯片架構(gòu),需要在裸片上集成更多的功能,因此需要增加硬件驅(qū)動的電源管理功能。實(shí)施低功耗設(shè)計(jì)技術(shù)的目標(biāo)主要是延長電池壽命(移動設(shè)備)、減少發(fā)熱(所有其他設(shè)備)或兩者兼顧(智能手機(jī)和其他移動設(shè)備)。VLSI 設(shè)計(jì)中的低功耗設(shè)計(jì)技術(shù)一般在兩個(gè)方面進(jìn)行功耗優(yōu)化:

    1.動態(tài)功耗
    動態(tài)功耗是指工作過程中消耗的電量。更具體地說,動態(tài)功耗是在邏輯電路切換狀態(tài)時(shí),晶體管結(jié)構(gòu)中電容充放電時(shí)消耗的總電量。CMOS 邏輯電路只在開關(guān)時(shí)消耗電量,因此減少開關(guān)事件的次數(shù)和導(dǎo)通電壓有助于降低設(shè)備的總功耗。

    2.靜態(tài)功耗
    靜態(tài)功耗是工作電壓和漏電流的乘積。即使晶體管處于關(guān)斷狀態(tài),也會有一些電流通過柵極泄漏,以熱量的形式散失。與早期的雙極設(shè)計(jì)相比,CMOS 芯片架構(gòu)的漏電流更低,但規(guī)模擴(kuò)展給保持低漏電流帶來了挑戰(zhàn)。

    下圖展示了集成電路在運(yùn)行和睡眠/待機(jī)模式下產(chǎn)生功耗的一些區(qū)域和工作模式:


    VLSI 電能耗散和損耗的來源

    降低以上功耗主要針對靜態(tài)和動態(tài)功耗,但隨著器件規(guī)模的擴(kuò)大,還需要調(diào)整晶體管和互連的結(jié)構(gòu)。我們在這方面取得了一些進(jìn)展,其中最主要的是使用具有高介電常數(shù) (high-k) 的 FinFET,以確保在開關(guān)過程中更完整地調(diào)制到導(dǎo)通狀態(tài),并通過單一解決方案降低漏電流。對于更新的技術(shù),需要利用類似的創(chuàng)新晶體管架構(gòu)和新材料來實(shí)現(xiàn)進(jìn)一步擴(kuò)展。除了簡單的架構(gòu)擴(kuò)展外,一些晶片上硬件方法也可用于降低功耗。

    2
    主要的低功耗設(shè)計(jì)技術(shù)

    經(jīng)過 30 多年的發(fā)展,出現(xiàn)了一些解決方案。最初,擴(kuò)展帶來了更低的功耗和更高的功能密度,但最終,時(shí)鐘擴(kuò)展增加了功率密度,因此亟需新的技術(shù)。如今,集成電路中使用的低功耗設(shè)計(jì)技術(shù)主要包括:

    1
    動態(tài)電壓縮放
    邏輯電平的電壓可根據(jù)需要升高或降低,以控制功耗。降低邏輯電平可降低開關(guān)時(shí)的功耗。
    2
    動態(tài)頻率縮放
    系統(tǒng)時(shí)鐘的時(shí)鐘頻率和邊沿速率可根據(jù)需要上下調(diào)節(jié)。
    3
    時(shí)鐘門控
    用于切斷某些邏輯塊的系統(tǒng)時(shí)鐘,防止不處理數(shù)據(jù)的邏輯電路進(jìn)行開關(guān)操作。
    4
    基板偏置控制
    與電壓縮放配合使用,控制構(gòu)成邏輯電路的 MOSFET 進(jìn)入線性區(qū)或飽和區(qū)的閾值。該技術(shù)有時(shí)也稱為反向偏置,即在 CMOS 緩沖器的基板區(qū)域施加電壓,以提高或降低邏輯狀態(tài)閾值電壓并減少漏電流。

    應(yīng)用這些主動縮放機(jī)制時(shí),并不一定需要修改邏輯電路中晶體管的結(jié)構(gòu),不過為此確實(shí)需要添加額外的控制電路,以便根據(jù)某些邏輯條件進(jìn)行縮放。

    3
    新產(chǎn)品可能需要采用獨(dú)特的架構(gòu)

    以上列出的低功耗設(shè)計(jì)技術(shù)是設(shè)計(jì)新型專用集成電路 (ASIC) 的起點(diǎn),面向人工智能、量子、視覺/圖形和異構(gòu)集成系統(tǒng)等高級應(yīng)用。對于支持上述應(yīng)用的通用處理器,也應(yīng)繼續(xù)使用同樣的技術(shù)。然而,特定應(yīng)用領(lǐng)域的計(jì)算工作負(fù)載更高,因此功耗更低的高度專業(yè)化處理器架構(gòu)更加受到青睞。這方面的例子包括:
  • 以最少的邏輯運(yùn)算執(zhí)行高效張量運(yùn)算的 AI 優(yōu)化芯片。
  • 可針對特定的高計(jì)算工作量對其邏輯塊進(jìn)行高度定制或并行化的 FPGA。
  • 包含專用 DSP 塊的語音和視覺處理器。
    [/ol]
    異構(gòu)集成是將這些功能整合到單一封裝中的一種設(shè)計(jì)模式,迫使半導(dǎo)體電源管理工程師采用系統(tǒng)級方法進(jìn)行低功耗設(shè)計(jì)。

    尤其是,人工智能是當(dāng)下的計(jì)算范式,它推動了一類新型低功耗 ASIC 的高效張量運(yùn)算。為了讓這些先進(jìn)產(chǎn)品實(shí)現(xiàn)低功耗,涉及到的挑戰(zhàn)之一是完全重新設(shè)計(jì)晶體管架構(gòu),以減少執(zhí)行人工智能工作負(fù)載所需的開關(guān)事件數(shù)量和邏輯狀態(tài)變化。最新的設(shè)計(jì)采用單晶體管模擬計(jì)算方法來實(shí)現(xiàn)片上神經(jīng)網(wǎng)絡(luò),完全不需要邏輯塊來運(yùn)行這些計(jì)算。其他先進(jìn)技術(shù)、材料平臺和混合信號設(shè)計(jì)方法可在專用集成電路和通用處理器中實(shí)現(xiàn),因而可以隨著功能密度的提高,繼續(xù)推動低功耗計(jì)算。

    借助業(yè)界一流的 VLSI 設(shè)計(jì)軟件和系統(tǒng)分析工具,您可以輕松構(gòu)建、仿真和評估您的設(shè)計(jì),最大限度地降低整個(gè)系統(tǒng)——而不僅僅是 CPU 內(nèi)核——的功耗。如果您需要在物理 layout 中實(shí)現(xiàn)低功耗設(shè)計(jì),Cadence Sigrity X 工具套件可以助您一臂之力——新一代 Sigrity 解決方案重新定義了 SI 和 PI 分析,將性能提高了 10 倍,同時(shí)保持了 Sigrity 工具一貫的準(zhǔn)確性;不僅配備了強(qiáng)大的系統(tǒng)級分析仿真引擎,旗艦產(chǎn)品 Cadence Clarity 3D Solver 更采用了創(chuàng)新的大規(guī)模分布式架構(gòu),同時(shí)與 Cadence allegro X PCB Designer 和 Allegro X  Advanced Package Designer 緊密集成。

    這一全新特性可以幫助 PCB 和 IC 封裝設(shè)計(jì)師將端到端、multi-fabric和多電路板系統(tǒng)(從發(fā)射端到接收端或從電源到耗電端)相結(jié)合,確保 SI/PI 成功簽核。如果想進(jìn)一步了解全新的用戶體驗(yàn),與不同分析工作流程間的無縫過渡,歡迎點(diǎn)擊文末閱讀原文,免費(fèi)下載白皮書:


    點(diǎn)擊文末閱讀原文,免費(fèi)下載白皮書!






    ▼您可能錯(cuò)過的精彩內(nèi)容▼RK3566 實(shí)例課程 I 第五期:PSpice 電路仿真技巧與設(shè)計(jì)優(yōu)化
    Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):圖紙打印和時(shí)序調(diào)整
    免費(fèi)下載 I 【PCB 設(shè)計(jì)新手一本通3/5】第9章:模擬布線
    Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):3DX  新特性


    Cadence楷登PCB及封裝資源中心


    原文由Cadence楷登PCB及封裝資源中心整理撰寫。
    Cadence是唯一一家為整個(gè)電子設(shè)計(jì)鏈提供專業(yè)技術(shù)、工具、IP及硬件的公司。產(chǎn)品應(yīng)用于消費(fèi)電子、云數(shù)據(jù)中心、汽車、航空、物聯(lián)網(wǎng)等行業(yè)領(lǐng)域。Cadence創(chuàng)新的 “智能系統(tǒng)設(shè)計(jì)” 戰(zhàn)略助力客戶優(yōu)化設(shè)計(jì)、縮短開發(fā)周期、打造行業(yè)領(lǐng)先產(chǎn)品。
    識別下方二維碼關(guān)注公眾號



    關(guān)于耀創(chuàng)科技


    耀創(chuàng)科技(U-Creative)專注于為電子行業(yè)客戶提供電子設(shè)計(jì)自動化(EDA)解決方案及服務(wù)的高科技公司,是Cadence在國內(nèi)合作時(shí)間最長的代理商。      耀創(chuàng)科技(U-Creative)至今積累有20多年的EDA工程服務(wù)經(jīng)驗(yàn),已經(jīng)在中國為數(shù)百家客戶提供了EDA解決方案及服務(wù),這極大地提高了客戶的硬件設(shè)計(jì)效率和生產(chǎn)效率。公司在引進(jìn)國外先進(jìn)的EDA解決方案的同時(shí),針對中國市場的特殊性,與Cadence公司合作,在國內(nèi)最早提出了電子電氣協(xié)同設(shè)計(jì)與工程數(shù)據(jù)管理的概念,成功地在眾多研究所及商業(yè)公司內(nèi)進(jìn)行實(shí)施,極大的改善了PCB/SIP產(chǎn)品的標(biāo)準(zhǔn)化設(shè)計(jì)流程,覆蓋從優(yōu)選元件選控、協(xié)同設(shè)計(jì)輸入、在線檢查分析、標(biāo)準(zhǔn)化文檔輸出及PLM/PDM系統(tǒng)集成,獲得了眾多用戶的贊許。與此同時(shí),根據(jù)中國客戶的實(shí)際情況,公司還提供除了軟件使用培訓(xùn)之外的工程師陪同項(xiàng)目設(shè)計(jì)服務(wù),以幫助客戶在完成實(shí)際課題的同時(shí),也能夠熟練掌握軟件的高級使用方法,這一舉措也取得了非常好的效果。我們一直秉承“與客戶共同成長”的服務(wù)理念,希望在國內(nèi)EDA領(lǐng)域內(nèi)能為更多客戶提供支持與服務(wù)!識別下方二維碼關(guān)注耀創(chuàng)科技公眾號

    歡迎您的留言!您可以通過微信后臺留言或發(fā)郵件至sales@u-c.com.cn聯(lián)系我們,非常感謝您的關(guān)注以及寶貴意見。點(diǎn)擊“閱讀原文”,免費(fèi)下載白皮書!
    ↓↓↓期待您的分享、點(diǎn)贊、在看


  • 本帖子中包含更多資源

    您需要 登錄 才可以下載或查看,沒有賬號?立即注冊

    x

    發(fā)表回復(fù)

    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規(guī)則


    聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表