|
1、元器件標(biāo)號(hào)自動(dòng)產(chǎn)生或已有的元器件標(biāo)號(hào)取消重來(lái) 6 B6 U# g( Q! k5 g( ^; e! H) _
2、單面板設(shè)置:
. [! T' o( M3 i0 W; k, I0 x A3、自動(dòng)布線前設(shè)定好電源線加粗 : E. N4 x8 U A' b+ \, |" s
4、PCB封裝更新,只要在原封裝上右鍵彈出窗口內(nèi)的footprint改為新的封裝號(hào)
! J# V' f5 f ^5、100mil=2.54mm;1mil=1/1000英寸 # I3 [9 S% d4 R) z
7、定位孔的放置 . F; F) r- J8 ?, a
8、設(shè)置圖紙參數(shù) S+ e9 \4 d$ a) i, }& {
10、元件旋轉(zhuǎn): : J* D% z$ d6 j) j
X鍵:使元件左右對(duì)調(diào)(水平面); Y鍵:使元件上下對(duì)調(diào)(垂直面)
, o8 Q/ a" X: R1 M! l- |2 d11、元件屬性:
% X; w0 R' E# h' i; A7 ?( T12、生成元件列表(即元器件清單)Reports|Bill of Material 7 X) Z; O" q% [3 z+ E) Q
13、原理圖電氣法則測(cè)試(Electrical Rules Check)即ERC & |8 c, Z( W" N6 U6 ~# l* B
Tools工具|ERC…電氣規(guī)則檢查
0 z& E3 Z( Z4 jMultiple net names on net:檢測(cè)“同一網(wǎng)絡(luò)命名多個(gè)網(wǎng)絡(luò)名稱(chēng)”的錯(cuò)誤 % ^& J1 \ N3 L/ _: R3 f3 y
Unconnected net labels:“未實(shí)際連接的網(wǎng)絡(luò)標(biāo)號(hào)”的警告性檢查 $ A" q) p8 f, ~9 f$ _& f6 L
Unconnected power objects:“未實(shí)際連接的電源圖件”的警告性檢查
+ N- k( ?3 @, j* kDuplicate sheet mnmbets:檢測(cè)“電路圖編號(hào)重號(hào)”
* G& _' d) D8 `) h+ t2 | _' bDuplicate component designator:“元件編號(hào)重號(hào)” 0 C3 d* A- E0 q5 j+ F
bus label format errors:“總線標(biāo)號(hào)格式錯(cuò)誤”
0 q7 D( t3 ?) u. v) p( W& vFloating input pins:“輸入引腳浮接” # I' {$ U" b; ~* a R. w, M
Suppress warnings:“檢測(cè)項(xiàng)將忽略所有的警告性檢測(cè)項(xiàng),不會(huì)顯示具有警告性錯(cuò)誤的測(cè)試報(bào)告”
' j6 E' k% \) J& bCreate report file:“執(zhí)行完測(cè)試后程序是否自動(dòng)將測(cè)試結(jié)果存在報(bào)告文件中” ! @0 C7 a- K( ~! q
Add error markers:是否會(huì)自動(dòng)在錯(cuò)誤位置放置錯(cuò)誤符號(hào)
8 V: D. P q. }* U, S5 w; ^ t1 ?15、PCB布線的原則如下 3 Z$ N, c; _8 q# U/ u1 R
16、工作層面類(lèi)型說(shuō)明
1 D! U( h- u( m4 ^3 o7 ?4 a! s: A! X" L8 L
) e4 c' P& d9 Q# [' |- w
! h: B( ~$ b: X/ q% S: O% f
|
|