|
1、元器件標(biāo)號(hào)自動(dòng)產(chǎn)生或已有的元器件標(biāo)號(hào)取消重來
& Q( Q0 ?+ t! g* V& u) u# _# n2、單面板設(shè)置: 0 I# p. W# L% K( {# V
3、自動(dòng)布線前設(shè)定好電源線加粗 $ p: U$ {. B" q/ L% J; q8 F; d
4、PCB封裝更新,只要在原封裝上右鍵彈出窗口內(nèi)的footprint改為新的封裝號(hào)
8 G; d) R5 L% {/ G Q/ \9 f1 y5、100mil=2.54mm;1mil=1/1000英寸 0 t; p% [/ T: B6 }8 V4 y4 Y
7、定位孔的放置
, k1 [0 d: B: y( l& S8、設(shè)置圖紙參數(shù) 6 Q6 |* P# y) D2 l
10、元件旋轉(zhuǎn): 5 _9 E. e: f; v
X鍵:使元件左右對(duì)調(diào)(水平面); Y鍵:使元件上下對(duì)調(diào)(垂直面)
- a- w7 w( |8 z11、元件屬性:
4 @- H' N) i' } s$ B4 c12、生成元件列表(即元器件清單)Reports|Bill of Material . |5 q% }! a8 b+ T# V: w4 w- O7 y
13、原理圖電氣法則測(cè)試(Electrical Rules Check)即ERC
' K* c Y& `4 o1 z v7 {Tools工具|ERC…電氣規(guī)則檢查
' u1 s* m! l+ E* }) {5 p: uMultiple net names on net:檢測(cè)“同一網(wǎng)絡(luò)命名多個(gè)網(wǎng)絡(luò)名稱”的錯(cuò)誤 4 @ j+ }; h* c# h3 e
Unconnected net labels:“未實(shí)際連接的網(wǎng)絡(luò)標(biāo)號(hào)”的警告性檢查 % u1 d; l7 p( K' p
Unconnected power objects:“未實(shí)際連接的電源圖件”的警告性檢查 / H- Y7 x4 ]: A& I; y' s! }
Duplicate sheet mnmbets:檢測(cè)“電路圖編號(hào)重號(hào)” % v6 O# k1 Z; K" h
Duplicate component designator:“元件編號(hào)重號(hào)” 5 J3 @4 L+ a8 k1 H
bus label format errors:“總線標(biāo)號(hào)格式錯(cuò)誤” / |8 @' B, Q% N8 }; A8 a
Floating input pins:“輸入引腳浮接” " d0 Q5 Q0 q$ h+ W
Suppress warnings:“檢測(cè)項(xiàng)將忽略所有的警告性檢測(cè)項(xiàng),不會(huì)顯示具有警告性錯(cuò)誤的測(cè)試報(bào)告”
{' b0 V6 m% T- ~/ G' U5 b2 }* bCreate report file:“執(zhí)行完測(cè)試后程序是否自動(dòng)將測(cè)試結(jié)果存在報(bào)告文件中”
) J% p3 {/ J7 v% l4 v5 y1 KAdd error markers:是否會(huì)自動(dòng)在錯(cuò)誤位置放置錯(cuò)誤符號(hào)
- m6 D4 Q+ Q3 O) J* L/ U- Q15、PCB布線的原則如下
( a* k. w/ i" ]; y2 n4 n7 c# f16、工作層面類型說明! x$ {: {/ g4 q* V K1 w2 r, W+ F; Y
4 [$ @% j- ]1 s) ^6 G% A9 e6 a; t5 z' s, {
1 R, j/ ?( [& H/ y8 @9 k8 a6 _
|
|