Cadence allegro 16.6 3D pcb設(shè)計(jì)圖文教程,千呼萬喚,Allegro終于也可以做3D設(shè)計(jì)了,雖然比較簡(jiǎn)單,但是總之還不錯(cuò)近年以來Cadence公司在不斷的加強(qiáng) PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進(jìn)行PCB設(shè)計(jì)。 一、 準(zhǔn)備工作 1、 軟件版本要求 本操作是針對(duì)Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來源 可預(yù)先到專業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。
; U5 C/ J' B0 ]% ?/ S; U選擇需要的模型下載,下載格式選擇.step格式的- n9 _; a0 A! V* | R
: f5 E* J! o; M& R/ n* _
二、 設(shè)置及顯示 1、 首先要對(duì)使用環(huán)境進(jìn)行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開,查看是否有設(shè)置set step_unsupported_prototype 1,如果沒有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示:
! w9 n6 j) {8 u* C1 q, e6 j+ F9 w1、 設(shè)置PCB中的元器件與3D模型匹配 1)進(jìn)入匹配界面。如下圖示: 8 P, K2 {$ q% J; k, I/ l
& ?( f9 r( g2 d" Q B0 S2 { Z9 f1)匹配設(shè)置。
5 q4 E7 B) F O9 }# S1 G8 l# @7 ^/ _8 R
分別在上圖示位置選擇需要顯示3d效果的器件進(jìn)行匹配,對(duì)各參數(shù)進(jìn)行設(shè)置以達(dá)到理想效果。設(shè)置好后 點(diǎn)擊Save進(jìn)行保存。然后可點(diǎn)擊Report進(jìn)行查看匹配結(jié)果。如下圖示:
4 N+ i( Z1 e0 n' C! T7 H i1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。 * |% L3 @) s) }% J# T% a7 B
+ v! m, N# `% X% v$ p( @
' A1 R) [7 W* H/ y% q) r6 D
教程下載地址:2 \( I! C, A, n8 L& u
游客,如果您要查看本帖隱藏內(nèi)容請(qǐng) 回復(fù)
8 }6 m% o! Y% r4 i! P$ k% _3 @! F( x1 ?
" I) ]( n$ E8 `& ~
|