電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 1520|回復(fù): 0
收起左側(cè)

創(chuàng)龍TL665xF-EasyEVM開發(fā)板硬件說明書(2)

[復(fù)制鏈接]

678

主題

902

帖子

8293

積分

高級(jí)會(huì)員

Rank: 5Rank: 5

積分
8293
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-7-17 10:47:01 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
9.按鍵共有1個(gè)系統(tǒng)復(fù)位按鍵(KEY0:FULL RESET),1個(gè)熱復(fù)位按鍵(KEY6:WARM RESET),2個(gè)DSP端的用戶按鍵(KEY1:NMI,KEY2:USER0),3個(gè)FPGA端的用戶按鍵(KEY3:USER1,KEY4:USER2;KEY5:USER3),硬件及引腳定義如下圖:

圖 17 FULL RESEET


圖 18 系統(tǒng)復(fù)位按鍵


圖 19 各按鍵對(duì)應(yīng)位置


圖 20 熱復(fù)位按鈕


圖 21 DSP端的用戶按鍵


圖 22 FPGA端的用戶按鍵

10.啟動(dòng)撥碼開關(guān)SW2設(shè)有5位啟動(dòng)撥碼開關(guān),如下圖方向放置,當(dāng)撥碼撥至ON的一端表示為1,硬件及引腳定義如下圖:


圖 23


圖 24


圖 25


11.JTAG接口開發(fā)板引出3個(gè)JTAG接口,DSP端2個(gè)(CON5:MIPI、CON6:TI Rev B JTAG),F(xiàn)PGA端1個(gè)(CON8:FPGA JTAG),硬件及引腳定義如下圖:

圖 26


圖 27 MIPI

圖 28 TI Rev B JTAG


圖 29 FPGA JTAG

12.串口開發(fā)板上共引出了3個(gè)串口,分別是CON9、CON10和CON12。DSP端2個(gè),CON9是UART0,使用CH340轉(zhuǎn)成Micro USB接口;CON10是UART1,為RS485串口。FPGA端1個(gè),CON12是UART,使用CH340轉(zhuǎn)成Micro USB接口,硬件及引腳定義如下圖:

圖 30 DSP端串口


圖 31


圖 32 FPGA端串口




圖 33


圖 34 DSP RS485



圖 35

嵌入式DSP、ARM、FPGA多核技術(shù)開發(fā),學(xué)習(xí)資料下載:http://site.tronlong.com/pfdownload

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表