電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 2537|回復(fù): 1
收起左側(cè)

Xilinx Spartan-6 FPGA開發(fā)板硬件說明書(1)

[復(fù)制鏈接]

678

主題

902

帖子

8293

積分

高級(jí)會(huì)員

Rank: 5Rank: 5

積分
8293
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2020-7-16 11:39:17 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
TL-S6Box是廣州創(chuàng)龍基于Xilinx Spartan-6 FPGA設(shè)計(jì)的高速數(shù)據(jù)采集處理開發(fā)板,采用核心板+底板的設(shè)計(jì)方式,尺寸為18cm*13cm,它主要幫助開發(fā)者快速評(píng)估核心板的性能。
核心板采用高密度6層板沉金無鉛設(shè)計(jì)工藝,尺寸為56mm*35mm,引出FPGA全部資源信號(hào)引腳,降低了開發(fā)難度和周期,以便開發(fā)者進(jìn)行快捷的二次開發(fā)使用。
底板采用2層無鉛沉金電路板設(shè)計(jì),為了方便用戶學(xué)習(xí)開發(fā)參考使用,下面引出了各種常見的硬件說明。


1.CPU
Xilinx Spartan-6 FPGA

​
圖 1

FPGA兼容Xilinx Spartan-6 XC6SLX9/16/25/45,平臺(tái)升級(jí)能力強(qiáng),以下為Xilinx Spartan-6 FPGA特性參數(shù):
​

圖 2
2.FLASH
核心板FPGA端采用工業(yè)級(jí)SPI FLASH,如下圖:

​
圖 3

3.RAM
核心板FPGA端RAM采用工業(yè)級(jí)DDR3,如下圖:

​
圖4

4.I2C EEPROM
核心板的U6是1個(gè)I2C總線接口的EEPROM,型號(hào)為AT24C02C,容量是256Bytes,如下圖:

​
圖 5


5.電源接口和撥碼開關(guān)
采用5V2A直流電源供電,CON2是電源接口,SW1是電源撥碼開關(guān)。

​
圖6

​
圖7


6.拓展電源接口
開發(fā)板底板的J9、J10是擴(kuò)展電源接口,使用2pin白色端子座,支持3.3V和5V電壓輸入,引腳定義如下:

​
圖 8

​
圖 9

7.Xilinx FPGA下載器接口
Xilinx FPGA下載器接口共14pin,2.0mm間距,各引腳定義如下圖:

​
圖 10
​
圖11

嵌入式DSP、ARM、FPGA多核技術(shù)開發(fā),學(xué)習(xí)資料下載:http://site.tronlong.com/pfdownload

0

主題

268

帖子

1168

積分

三級(jí)會(huì)員

Rank: 3Rank: 3

積分
1168
沙發(fā)
發(fā)表于 2020-7-16 15:01:31 | 只看該作者
66666666666666

發(fā)表回復(fù)

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表